Sub-Volt Bulk-Driven Transconductance Amplifier and Filter Application
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F19%3APU131381" target="_blank" >RIV/00216305:26220/19:PU131381 - isvavai.cz</a>
Výsledek na webu
<a href="https://doi.org/10.1109/APCCAS.2018.8605640" target="_blank" >https://doi.org/10.1109/APCCAS.2018.8605640</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/APCCAS.2018.8605640" target="_blank" >10.1109/APCCAS.2018.8605640</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Sub-Volt Bulk-Driven Transconductance Amplifier and Filter Application
Popis výsledku v původním jazyce
This paper describes a low-voltage and low-power transconductance amplifier and its application to third-order elliptic low-pass filter. The bulk-driven MOS transistor technique is used to provide low supply voltage operation and rail-to-rail input voltage common mode. The performance of the proposed filter is expressed through PSPICE simulators using TSMC 0.18 mu m n-well CMOS process. Simulation results show that the filter using proposed circuit consumes 36 mu W for power supply of a 0.5 V and has total harmonic distortion 1 % for input signal of 480 mV(P-P).
Název v anglickém jazyce
Sub-Volt Bulk-Driven Transconductance Amplifier and Filter Application
Popis výsledku anglicky
This paper describes a low-voltage and low-power transconductance amplifier and its application to third-order elliptic low-pass filter. The bulk-driven MOS transistor technique is used to provide low supply voltage operation and rail-to-rail input voltage common mode. The performance of the proposed filter is expressed through PSPICE simulators using TSMC 0.18 mu m n-well CMOS process. Simulation results show that the filter using proposed circuit consumes 36 mu W for power supply of a 0.5 V and has total harmonic distortion 1 % for input signal of 480 mV(P-P).
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
20201 - Electrical and electronic engineering
Návaznosti výsledku
Projekt
—
Návaznosti
S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2019
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
14th IEEE Asia Pacific Conference on Circuits and Systems (APCCAS)
ISBN
978-1-5386-8240-1
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
1-4
Název nakladatele
IEEE, 345 E 47TH ST, NEW YORK, NY 10017 USA
Místo vydání
Chengdu, China
Místo konání akce
Chengdu
Datum konání akce
26. 10. 2018
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
000458319800001