Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Hardware cryptographic module for FPGA with dynamic hash functions routing

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F19%3APU133247" target="_blank" >RIV/00216305:26220/19:PU133247 - isvavai.cz</a>

  • Výsledek na webu

    <a href="https://www.radio.feec.vutbr.cz/ieee/userfiles/downloads/archive/2019-Mikulov/sbornik.pdf" target="_blank" >https://www.radio.feec.vutbr.cz/ieee/userfiles/downloads/archive/2019-Mikulov/sbornik.pdf</a>

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Hardware cryptographic module for FPGA with dynamic hash functions routing

  • Popis výsledku v původním jazyce

    This paper deals with design of hardware cryptographic module for System-on-Chip that can be simulated on FPGA. The main function of this module is dynamic routing of SHA-3 hash function candidates that are commonly used s X11 hash algorithm. Proposed design was verified and evaluated using Virtual Platform methodology and aims to be an example of development of system based on Virtual Platform. Designed architecture can be deployed on FPGA or real hardware platform. This hardware can be used in Internet-of-Things or another related applications.

  • Název v anglickém jazyce

    Hardware cryptographic module for FPGA with dynamic hash functions routing

  • Popis výsledku anglicky

    This paper deals with design of hardware cryptographic module for System-on-Chip that can be simulated on FPGA. The main function of this module is dynamic routing of SHA-3 hash function candidates that are commonly used s X11 hash algorithm. Proposed design was verified and evaluated using Virtual Platform methodology and aims to be an example of development of system based on Virtual Platform. Designed architecture can be deployed on FPGA or real hardware platform. This hardware can be used in Internet-of-Things or another related applications.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

  • OECD FORD obor

    20201 - Electrical and electronic engineering

Návaznosti výsledku

  • Projekt

  • Návaznosti

    S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2019

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceedings of IEEE Student Branch Conference Mikulov 2019

  • ISBN

    978-80-214-5781-2

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    53

  • Strana od-do

    39-41

  • Název nakladatele

    Neuveden

  • Místo vydání

    Vysoké učení technické v Brně Fakulta elektrotec

  • Místo konání akce

    Mikulov, Czech republic

  • Datum konání akce

    9. 9. 2019

  • Typ akce podle státní příslušnosti

    EUR - Evropská akce

  • Kód UT WoS článku