Fractional-order integrator and its application in FLF fractional-order frequency filter
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F22%3APU144777" target="_blank" >RIV/00216305:26220/22:PU144777 - isvavai.cz</a>
Výsledek na webu
<a href="https://www.eeict.cz/eeict_download/archiv/sborniky/EEICT_2022_sbornik_2_v2.pdf" target="_blank" >https://www.eeict.cz/eeict_download/archiv/sborniky/EEICT_2022_sbornik_2_v2.pdf</a>
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Fractional-order integrator and its application in FLF fractional-order frequency filter
Popis výsledku v původním jazyce
The main aim of this paper is to introduce the proposal of fractional integrator by approximation of the integer-order follow-the-leader-feedback topology (FLF). Current differencing transconductance amplifier (CDTA) is used in the integrator due to the higher versatility of this building block. The proposed integrator is also implemented to the frequency filter, creating a fractional-order frequency filter in FLF topology. The main advantage of this circuit is its electronic controllability. The resulting circuits (integrator and filter) are simulated in OrCAD using a transistor models in TSMC 0.18 µm technology.
Název v anglickém jazyce
Fractional-order integrator and its application in FLF fractional-order frequency filter
Popis výsledku anglicky
The main aim of this paper is to introduce the proposal of fractional integrator by approximation of the integer-order follow-the-leader-feedback topology (FLF). Current differencing transconductance amplifier (CDTA) is used in the integrator due to the higher versatility of this building block. The proposed integrator is also implemented to the frequency filter, creating a fractional-order frequency filter in FLF topology. The main advantage of this circuit is its electronic controllability. The resulting circuits (integrator and filter) are simulated in OrCAD using a transistor models in TSMC 0.18 µm technology.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
20201 - Electrical and electronic engineering
Návaznosti výsledku
Projekt
—
Návaznosti
S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2022
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings II of the 28th Conference STUDENT EEICT 2022 Selected Papers
ISBN
978-80-214-6030-0
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
180-183
Název nakladatele
Brno University of Technology, Faculty of Electrical Engineering and Communication
Místo vydání
Brno
Místo konání akce
Brno
Datum konání akce
26. 4. 2022
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—