Evolvující počítání s využitím vyvíjejících se komponent
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F04%3APU49346" target="_blank" >RIV/00216305:26230/04:PU49346 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Evolvable computing by means of evolvable components
Popis výsledku v původním jazyce
This paper deals with an emerging type of computing - evolvable computing. In evolvable computing solutions to problems dynamically evolve during system's lifespan either as programs for a universal computer or configurations for a physical reconfigurable device. In this paper the roots of evolvable computing are indicated, a method is presented for routine design of evolvable systems by means of evolvable components and some consequences for theoretical computer science are highlighted. In particular iit is shown why evolvable computing cannot be simulated on a standard Turing machine. As examples, two evolvable components - for image pre-processing and for evolution of small pipelined combinational circuits - demonstrate implementations in an ordinary field programmable gate array.
Název v anglickém jazyce
Evolvable computing by means of evolvable components
Popis výsledku anglicky
This paper deals with an emerging type of computing - evolvable computing. In evolvable computing solutions to problems dynamically evolve during system's lifespan either as programs for a universal computer or configurations for a physical reconfigurable device. In this paper the roots of evolvable computing are indicated, a method is presented for routine design of evolvable systems by means of evolvable components and some consequences for theoretical computer science are highlighted. In particular iit is shown why evolvable computing cannot be simulated on a standard Turing machine. As examples, two evolvable components - for image pre-processing and for evolution of small pipelined combinational circuits - demonstrate implementations in an ordinary field programmable gate array.
Klasifikace
Druh
J<sub>x</sub> - Nezařazeno - Článek v odborném periodiku (Jimp, Jsc a Jost)
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2004
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název periodika
Natural Computing
ISSN
15677818
e-ISSN
—
Svazek periodika
3
Číslo periodika v rámci svazku
3
Stát vydavatele periodika
NL - Nizozemsko
Počet stran výsledku
40
Strana od-do
323-362
Kód UT WoS článku
—
EID výsledku v databázi Scopus
—