Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Použití přenosem spouštěných architektur pro návrh aplikačně-specifických procesorů

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F07%3APU70872" target="_blank" >RIV/00216305:26230/07:PU70872 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    čeština

  • Název v původním jazyce

    Použití přenosem spouštěných architektur pro návrh aplikačně-specifických procesorů

  • Popis výsledku v původním jazyce

    Tento článek se zabývá hledáním šablony architektury procesorů vhodné pro automatizovaný návrh aplikačně-specifických procesorů pro vestavěné systémy. Cílem je navrhnout generátor procesorů, který je schopný vygenerovat procesor na základě popisu architektury. Přenosem spouštěné architektury (TTA) se zdají pravidelné, flexibilní a škálovatelné. Programovací model TTA architektur je přesně opačný v porovnání s RICS a VLIW architekturami. Namísto programování operací, které způsobují přenos dat jako vedlejší efekt, se u TTA architektur programují přenosy dat, které mohou případně spustit operaci.

  • Název v anglickém jazyce

    Using Transport Triggered Architectures for Application Specific Processor Design

  • Popis výsledku anglicky

    This paper deals with searching of suitable processor architecture template, suitable for automatized design of application-specific processor for embedded systems. The aim is to design processor generator which is able to generate processor according toarchitecture description. Transport Triggered Architectures (TTAs) seems to be regular, flexible and scalable. The programming model of TTAs is mirrored when compared with regular RISC and VLIW architectures; instead of programming operations which cause data transports as side effects, in TTAs the transports are programmed, where transport may trigger an operation if necessary.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)

Ostatní

  • Rok uplatnění

    2007

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceedings of the 13th Conference STUDENT EEICT 2007

  • ISBN

    978-80-214-3408-0

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    3

  • Strana od-do

    234-236

  • Název nakladatele

    Vysoké učení technické v Brně

  • Místo vydání

    Brno

  • Místo konání akce

    Brno

  • Datum konání akce

    26. 4. 2007

  • Typ akce podle státní příslušnosti

    CST - Celostátní akce

  • Kód UT WoS článku