Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Nové polymorfní hradlo NAND/XOR

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F07%3APU70917" target="_blank" >RIV/00216305:26230/07:PU70917 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    New Polymorphic NAND/XOR Gate

  • Popis výsledku v původním jazyce

    Polymorphic digital circuits are circuits composed of polymorphic (multifunctional) as well as ordinary gates. In addition to its standard logic function (such as NAND), a polymorphic gate exhibits another logic function which is activated under a specific condition, for example, when Vdd, temperature, illumination or a special signal reaches a certain level. This paper describes newly proposed two-input gate for polymorphic circuit. The gate produces NAND or XOR function according to a special signal.The proposed gate is effective in terms of area overhead - it consists of 9 transistors only, while corresponding circuit employing conventional gates consists of more than 10 transistors.

  • Název v anglickém jazyce

    New Polymorphic NAND/XOR Gate

  • Popis výsledku anglicky

    Polymorphic digital circuits are circuits composed of polymorphic (multifunctional) as well as ordinary gates. In addition to its standard logic function (such as NAND), a polymorphic gate exhibits another logic function which is activated under a specific condition, for example, when Vdd, temperature, illumination or a special signal reaches a certain level. This paper describes newly proposed two-input gate for polymorphic circuit. The gate produces NAND or XOR function according to a special signal.The proposed gate is effective in terms of area overhead - it consists of 9 transistors only, while corresponding circuit employing conventional gates consists of more than 10 transistors.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/GA102%2F06%2F0599" target="_blank" >GA102/06/0599: Metody návrhu polymorfních číslicových obvodů</a><br>

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>Z - Vyzkumny zamer (s odkazem do CEZ)

Ostatní

  • Rok uplatnění

    2007

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceedings of 7th WSEAS International Conference on Applied Computer Science

  • ISBN

    978-960-6766-15-2

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    5

  • Strana od-do

    192-196

  • Název nakladatele

    World Scientific and Engineering Academy

  • Místo vydání

    Venice

  • Místo konání akce

    Benátky

  • Datum konání akce

    21. 11. 2007

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku