Dependable Controller Design using Polymorphic Counters
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F09%3APU82711" target="_blank" >RIV/00216305:26230/09:PU82711 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Dependable Controller Design using Polymorphic Counters
Popis výsledku v původním jazyce
This paper proposes utilisation of polymorphic electronics to design dependable digital circuit controllers. The controller of a general digital circuit is an implementation of a finite state machine. One of most popular implementation is based on a synchronous digital counter. The counter consists of flip-flops and some glue logic. In proposed approach, the glue logic is designed using polymorphic gates. Polymorphic gates exhibit two or more logic functions in according to a specific condition (e.g. Vdd level or special signals). This allows to make a smart reconfiguration of the circuit designed using polymorphic gates. The controller based on this approach can be then reconfigured very easily and by this, it can respond to (potentially inconvenient)environment circumstances.
Název v anglickém jazyce
Dependable Controller Design using Polymorphic Counters
Popis výsledku anglicky
This paper proposes utilisation of polymorphic electronics to design dependable digital circuit controllers. The controller of a general digital circuit is an implementation of a finite state machine. One of most popular implementation is based on a synchronous digital counter. The counter consists of flip-flops and some glue logic. In proposed approach, the glue logic is designed using polymorphic gates. Polymorphic gates exhibit two or more logic functions in according to a specific condition (e.g. Vdd level or special signals). This allows to make a smart reconfiguration of the circuit designed using polymorphic gates. The controller based on this approach can be then reconfigured very easily and by this, it can respond to (potentially inconvenient)environment circumstances.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
—
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)
Ostatní
Rok uplatnění
2009
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proc. of 12th Euromicro Conference on Digital System Design
ISBN
978-0-7695-3782-5
ISSN
—
e-ISSN
—
Počet stran výsledku
8
Strana od-do
—
Název nakladatele
IEEE Computer Society
Místo vydání
Los Alamitos
Místo konání akce
Patras
Datum konání akce
27. 8. 2009
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—