Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Instruction Selection Patterns Extraction from Architecture Specification Language ISAC

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F10%3APU89539" target="_blank" >RIV/00216305:26230/10:PU89539 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Instruction Selection Patterns Extraction from Architecture Specification Language ISAC

  • Popis výsledku v původním jazyce

    This paper deals with retargetable compiler generation. After a short introduction to application specific instruction set processor design, ISAC architecture description language is briefly described.<br>In the second part of this paper, algorithm thattransforms ISAC architecture model to a model usable for compiler backend generation is described. A tool that performs this translation was implemented and tested on MIPS and ARM architecture models. Compiler backend generation from the compiler generation model is still work-in-progress and is not presented here.

  • Název v anglickém jazyce

    Instruction Selection Patterns Extraction from Architecture Specification Language ISAC

  • Popis výsledku anglicky

    This paper deals with retargetable compiler generation. After a short introduction to application specific instruction set processor design, ISAC architecture description language is briefly described.<br>In the second part of this paper, algorithm thattransforms ISAC architecture model to a model usable for compiler backend generation is described. A tool that performs this translation was implemented and tested on MIPS and ARM architecture models. Compiler backend generation from the compiler generation model is still work-in-progress and is not presented here.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)<br>S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2010

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceedings of the 16th Conference Student EEICT 2010 Volume 5

  • ISBN

    978-80-214-4080-7

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    5

  • Strana od-do

  • Název nakladatele

    Faculty of Information Technology BUT

  • Místo vydání

    Brno

  • Místo konání akce

    FEKT VUT v Brně

  • Datum konání akce

    29. 4. 2010

  • Typ akce podle státní příslušnosti

    CST - Celostátní akce

  • Kód UT WoS článku