Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Metodika pro návrh číslicových systémů se zvýšenou spolehlivostí v obvodech FPGA

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F10%3APU89566" target="_blank" >RIV/00216305:26230/10:PU89566 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    čeština

  • Název v původním jazyce

    Metodika pro návrh číslicových systémů se zvýšenou spolehlivostí v obvodech FPGA

  • Popis výsledku v původním jazyce

    Příspěvek charakterizuje výsledky studenta za poslední období a nastiňuje pravděpodobnou strukturu disertační práce a její cíle. Nejprve jsou popsány mezní etapy v návrhu metodiky pro konstrukci odolných systémů s různou úrovní diagnostiky založených naobvodech FPGA. Následně je popsána referenční struktura odolného systému v FPGA, kde je využito principů částečné dynamické rekonfigurace pro obnovu těch částí systému, jež vykazují poruchu. Představen je také způsob řízení rekonfiguračního procesu spolus problémy, které je nutno řešit po rekonfiguraci. Experimenty s metodikou a ověření funkčnosti referenční struktury na vývojové desce ML506 s Virtex5 pro reálné číslicové systémy jsou taktéž popsány v tomto příspěvku.

  • Název v anglickém jazyce

    Metodika pro návrh číslicových systémů se zvýšenou spolehlivostí v obvodech FPGA

  • Popis výsledku anglicky

    Příspěvek charakterizuje výsledky studenta za poslední období a nastiňuje pravděpodobnou strukturu disertační práce a její cíle. Nejprve jsou popsány mezní etapy v návrhu metodiky pro konstrukci odolných systémů s různou úrovní diagnostiky založených naobvodech FPGA. Následně je popsána referenční struktura odolného systému v FPGA, kde je využito principů částečné dynamické rekonfigurace pro obnovu těch částí systému, jež vykazují poruchu. Představen je také způsob řízení rekonfiguračního procesu spolus problémy, které je nutno řešit po rekonfiguraci. Experimenty s metodikou a ověření funkčnosti referenční struktury na vývojové desce ML506 s Virtex5 pro reálné číslicové systémy jsou taktéž popsány v tomto příspěvku.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)<br>S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2010

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Počítačové architektury a diagnostika 2010

  • ISBN

    978-80-214-4140-8

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    6

  • Strana od-do

  • Název nakladatele

    Fakulta informačních technologií VUT v Brně

  • Místo vydání

    Brno

  • Místo konání akce

    Češkovice

  • Datum konání akce

    13. 9. 2010

  • Typ akce podle státní příslušnosti

    CST - Celostátní akce

  • Kód UT WoS článku