Concurrent Evolution of Hardware and Software for Application-Specific Microprogrammed Systems
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F13%3APU106297" target="_blank" >RIV/00216305:26230/13:PU106297 - isvavai.cz</a>
Výsledek na webu
<a href="http://www.fit.vutbr.cz/research/pubs/all.php?id=10196" target="_blank" >http://www.fit.vutbr.cz/research/pubs/all.php?id=10196</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/ICES.2013.6613281" target="_blank" >10.1109/ICES.2013.6613281</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Concurrent Evolution of Hardware and Software for Application-Specific Microprogrammed Systems
Popis výsledku v původním jazyce
Embedded systems often have to calculate some mathematical functions using iterative algorithms. When hard constraints are specified in terms of the area on the chip a possible solution is to implement the iterative algorithm by means of a microprogrammed digital circuit. In this paper, the first version of a new design framework is presented to automate the design and optimization of such microprogrammed systems. The framework utilizes evolutionary design and optimization techniques to find the most suitable implementation of the hardware architecture as well as the program for the programmable logic controller. The functionality of the proposed approach is evaluated using evolutionary design of three HW/SW systems under different constraints.
Název v anglickém jazyce
Concurrent Evolution of Hardware and Software for Application-Specific Microprogrammed Systems
Popis výsledku anglicky
Embedded systems often have to calculate some mathematical functions using iterative algorithms. When hard constraints are specified in terms of the area on the chip a possible solution is to implement the iterative algorithm by means of a microprogrammed digital circuit. In this paper, the first version of a new design framework is presented to automate the design and optimization of such microprogrammed systems. The framework utilizes evolutionary design and optimization techniques to find the most suitable implementation of the hardware architecture as well as the program for the programmable logic controller. The functionality of the proposed approach is evaluated using evolutionary design of three HW/SW systems under different constraints.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
20206 - Computer hardware and architecture
Návaznosti výsledku
Projekt
<a href="/cs/project/GAP103%2F10%2F1517" target="_blank" >GAP103/10/1517: Natural computing na nekonvenčních platformách</a><br>
Návaznosti
S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2013
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
2013 IEEE International Conference on Evolvable Systems (ICES)
ISBN
978-1-4673-5869-9
ISSN
—
e-ISSN
—
Počet stran výsledku
8
Strana od-do
43-50
Název nakladatele
IEEE Computational Intelligence Society
Místo vydání
Singapur
Místo konání akce
Singapore
Datum konání akce
15. 4. 2013
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—