GNU/Linux and reconfigurable multiprocessor FPGA platform
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F46747885%3A24220%2F13%3A%230002866" target="_blank" >RIV/46747885:24220/13:#0002866 - isvavai.cz</a>
Výsledek na webu
<a href="http://ieeexplore.ieee.org/xpl/articleDetails.jsp?tp=&arnumber=6648932&queryText%3DGNU%2FLinux+and+Reconfigurable+Multiprocessor+FPGA+Platform" target="_blank" >http://ieeexplore.ieee.org/xpl/articleDetails.jsp?tp=&arnumber=6648932&queryText%3DGNU%2FLinux+and+Reconfigurable+Multiprocessor+FPGA+Platform</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/ECMSM.2013.6648932" target="_blank" >10.1109/ECMSM.2013.6648932</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
GNU/Linux and reconfigurable multiprocessor FPGA platform
Popis výsledku v původním jazyce
The article presents multiprocessor system on chip (MPSoC), which uses dynamic partial reconfiguration of FPGA (Field Programmable Gate Array) to change parts of system depending on performed task requirements. The multiprocessor system is based on softcore processors running modified GNU/Linux operating system. The individual parts are designed for connection via standard interface for high performance and bandwidth intensive applications with support for multiprocessor system. Operating system will bemodified for choosing most suitable hardware module from set of partial bitstreams stored in application or in operating system.
Název v anglickém jazyce
GNU/Linux and reconfigurable multiprocessor FPGA platform
Popis výsledku anglicky
The article presents multiprocessor system on chip (MPSoC), which uses dynamic partial reconfiguration of FPGA (Field Programmable Gate Array) to change parts of system depending on performed task requirements. The multiprocessor system is based on softcore processors running modified GNU/Linux operating system. The individual parts are designed for connection via standard interface for high performance and bandwidth intensive applications with support for multiprocessor system. Operating system will bemodified for choosing most suitable hardware module from set of partial bitstreams stored in application or in operating system.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/LD13019" target="_blank" >LD13019: SPONA - Zvýšení spolehlivosti nanoscale obvodů</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2013
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
11th IEEE International Workshop on Electronics, Control, Measurement, Signals and Their Application to Mechatronics, ECMSM 2013
ISBN
9781467362979
ISSN
—
e-ISSN
—
Počet stran výsledku
5
Strana od-do
—
Název nakladatele
IEEE Computer Society
Místo vydání
—
Místo konání akce
Toulouse; France
Datum konání akce
1. 1. 2013
Typ akce podle státní příslušnosti
EUR - Evropská akce
Kód UT WoS článku
—