Nová architektura frekvenčního syntezátoru se zlomkovou frekvencí
Popis výsledku
Příspěvek popisuje nový typ frekvenčního syntezátoru se zlomkovou frekvencí. Princip je jednodušší než ostatní metody a je vhodný pro VLSI technologii.
Klíčová slova
Fractional frequency synthesizerdigital systemcounterregister
Identifikátory výsledku
Kód výsledku v IS VaVaI
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
One New Architecture of Fractional Frequency Synthesizer
Popis výsledku v původním jazyce
This paper describes a new architecture of a digital fractional frequency synthesizer based on generators, counters and a register. The technique described here is much simpler then other method. Presented synthesizer is the most suitable for the designof VLSI architectures or for programmable Large Scale Integration (or in-system programmable Large Scale Integration). On the other hand, this synthesizer has a disadvantage in low output frequency, but this can be overcome by using this synthesizer together with phase locked loop.
Název v anglickém jazyce
One New Architecture of Fractional Frequency Synthesizer
Popis výsledku anglicky
This paper describes a new architecture of a digital fractional frequency synthesizer based on generators, counters and a register. The technique described here is much simpler then other method. Presented synthesizer is the most suitable for the designof VLSI architectures or for programmable Large Scale Integration (or in-system programmable Large Scale Integration). On the other hand, this synthesizer has a disadvantage in low output frequency, but this can be overcome by using this synthesizer together with phase locked loop.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
GA102/07/0147: Dynamické interakce magnetického pole s pevnými a kapalnými mechanickými systémy
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2008
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Radioelektronika 2008
ISBN
978-1-4244-2087-2
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
—
Název nakladatele
Czechoslovakia Section IEEE
Místo vydání
Praha
Místo konání akce
Praha
Datum konání akce
25. 4. 2008
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—
Druh výsledku
D - Stať ve sborníku
CEP
JA - Elektronika a optoelektronika, elektrotechnika
Rok uplatnění
2008