Multiple outputs frequency synthesizer
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F16%3A43929166" target="_blank" >RIV/49777513:23220/16:43929166 - isvavai.cz</a>
Výsledek na webu
<a href="http://ieeexplore.ieee.org/document/7525750/" target="_blank" >http://ieeexplore.ieee.org/document/7525750/</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/MECO.2016.7525750" target="_blank" >10.1109/MECO.2016.7525750</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Multiple outputs frequency synthesizer
Popis výsledku v původním jazyce
Frequency synthesizers are an essential part of any modern electronic system. They generate clock with desired frequency used for next signal processing. The fine frequency resolution, low spurious signals, accuracy and stability are most important for these devices. In this paper, the new principle of multiple output fractional frequency synthesizer architecture based on digital circuits is presented. The software version, realized by microcontrollers was also tested. The theory is confirmed by simulation; moreover measuring results are also presented. The new synthesizer can be used also as a universal building block (fractional divider) in phase locked loop frequency synthesizers.
Název v anglickém jazyce
Multiple outputs frequency synthesizer
Popis výsledku anglicky
Frequency synthesizers are an essential part of any modern electronic system. They generate clock with desired frequency used for next signal processing. The fine frequency resolution, low spurious signals, accuracy and stability are most important for these devices. In this paper, the new principle of multiple output fractional frequency synthesizer architecture based on digital circuits is presented. The software version, realized by microcontrollers was also tested. The theory is confirmed by simulation; moreover measuring results are also presented. The new synthesizer can be used also as a universal building block (fractional divider) in phase locked loop frequency synthesizers.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/LO1607" target="_blank" >LO1607: RICE – Nové technologie a koncepce pro inteligentní průmyslové systémy</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2016
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
2016 5th Mediterranean Conference on Embedded Computing (MECO) : proceedings-research monograph
ISBN
978-1-5090-2221-2
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
238-241
Název nakladatele
IEEE
Místo vydání
Piscataway
Místo konání akce
Bar, Montenegro
Datum konání akce
12. 6. 2016
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—