Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Loopback Control System - FPGA Implementation And Timing Constrains Analysis

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F60162694%3AG43__%2F10%3A00425769" target="_blank" >RIV/60162694:G43__/10:00425769 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Loopback Control System - FPGA Implementation And Timing Constrains Analysis

  • Popis výsledku v původním jazyce

    There have been a standard in the power electronic systems to use a pulse width modulation (PWM) to control actuator or energy transfer for several decades. Modern digital technologies give us novel possibilities to control power electronics snore effectively and to use more flexible approaches as well as more complex mathematical theories. The very basic above all of the implementations is to design a loopback control system including several digitalized inputs and PWM outputs. Our effort is to presentthe performance analysis of the loopback control system implemented into the FPGA platform connected to the input AD converter by a serial bus.

  • Název v anglickém jazyce

    Loopback Control System - FPGA Implementation And Timing Constrains Analysis

  • Popis výsledku anglicky

    There have been a standard in the power electronic systems to use a pulse width modulation (PWM) to control actuator or energy transfer for several decades. Modern digital technologies give us novel possibilities to control power electronics snore effectively and to use more flexible approaches as well as more complex mathematical theories. The very basic above all of the implementations is to design a loopback control system including several digitalized inputs and PWM outputs. Our effort is to presentthe performance analysis of the loopback control system implemented into the FPGA platform connected to the input AD converter by a serial bus.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    KA - Vojenství

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/GA102%2F09%2F0013" target="_blank" >GA102/09/0013: Bi-direkcionální DC-DC měniče fotovoltaických systémů s využitím sledovače maximálního výkonu</a><br>

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Ostatní

  • Rok uplatnění

    2010

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    International Conference on Military Technologies (ICMT'09)

  • ISBN

    978-80-7231-649-6

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    4

  • Strana od-do

  • Název nakladatele

    University of Defence

  • Místo vydání

    Brno

  • Místo konání akce

    Brno

  • Datum konání akce

    1. 1. 2009

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku

    000284810600025