Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Řízení a balancování 7-hladinového napěťového měniče s redukovanou kapacitou tří plovoucích kondenzátorů

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F61388998%3A_____%2F12%3A00421380" target="_blank" >RIV/61388998:_____/12:00421380 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    čeština

  • Název v původním jazyce

    Řízení a balancování 7-hladinového napěťového měniče s redukovanou kapacitou tří plovoucích kondenzátorů

  • Popis výsledku v původním jazyce

    Je zde popsán způsob řízení a balancování měniče s topologií 4-7L, což je 7-hladinový měnič s plovoucími kondenzátory, z nichž tři mají podstatně zmenšenou kapacitu. Je vysvětleno, za jakých podmínek je možné tento měnič řídit pomocí 4-hladinové SVM. Byly navrženy tři různě složité varianty algoritmu balancování. Tyto algoritmy byly ověřeny pomocí počítačových simulací. Realizována v hradlovém poli byla zatím základní jednoduchá varianta, která byla ověřena na nn modelu měniče 4-7L.

  • Název v anglickém jazyce

    Control and balancing of 7-level voltage converter with reduced capacitance of three flying capacitors

  • Popis výsledku anglicky

    A method of the control and voltage balancing of a converter using 4-7L topology is described. The 7-level VSI employs flying capacitors, 3 of which have substantially reduced capacitance. Conditions are explained under which the mentioned VSI can be controlled using the 4-level space vector modulation. Three algorithms of capacitor voltage balancing were developed which differ in complexity. All of them were verified by computer simulations. A simple basic variant has been realized in FPGA and tested in a LV 4-7L VSI model.

Klasifikace

  • Druh

    O - Ostatní výsledky

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    N - Vyzkumna aktivita podporovana z neverejnych zdroju

Ostatní

  • Rok uplatnění

    2012

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů