Periferie k rezonančnímu detektoru
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F61989592%3A15310%2F17%3A73584155" target="_blank" >RIV/61989592:15310/17:73584155 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Periferie k rezonančnímu detektoru
Popis výsledku v původním jazyce
Jedná se o elektronické zařízení ovládané pomocí rozhraní USB. Zařízení je složeno z vysokofrekvenčního zesilovače kombinovaného s tvarovačem sledovaného signálu. Zařízení provádí selekci čítaných impulzů na základě jejich tvaru a amplitudy. Vybrané impulzy jsou dále zpracovány do spekter pomocí hradlového pole.
Název v anglickém jazyce
Peripherals to the resonant detector
Popis výsledku anglicky
It is an electronic device controlled by USB. The device is composed of a high-frequency amplifier combined with a signal shaper. The device performs a selection of counted pulses based on their shape and amplitude. The selected pulses are further processed into the spectra by FPGA.
Klasifikace
Druh
G<sub>funk</sub> - Funkční vzorek
CEP obor
—
OECD FORD obor
20205 - Automation and control systems
Návaznosti výsledku
Projekt
<a href="/cs/project/TG01010080" target="_blank" >TG01010080: Efektivní transfer znalostí Univerzity Palackého v Olomouci do praxe.</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2017
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Interní identifikační kód produktu
PoC_0501b
Číselná identifikace
0501b
Technické parametry
Tvarovač je tvořen derivačním článkem a dvoustupňovým operačním zesilovačem AD8038. Amplitudová selekce je prováděna rychlými (4.5ns) komparátory TLV3502 Referenční hladiny pro komparátory jsou generovány pomocí 10bit DA převodníku LTC1664 (rozlišení hladin 4mV v rozsahu 0-4.096V) Časovou filtraci s rozlišením 2.5ns provádí FPGA (Hradlové pole) Altera Cyclone IV taktované na 400MHz Mikrokontrolér STM32F401 provádí komunikaci s PC pomocí FTDI UART->USB Bridge, dále komunikuje s FPGA a ovládá DA převodník
Ekonomické parametry
Díky platformě založené na hradlovém poli je čítání prováděno v reálném čase. Zároveň provádění amplitudové/tvarové filtrace sledovaných impulzů dovoluje kvalitně selektovat studovanou. Tyto prvky umožňují zrychlení načítání spekter a tedy šetří měřící čas.
Kategorie aplik. výsledku dle nákladů
—
IČO vlastníka výsledku
61989592
Název vlastníka
Univerzita Palackého v Olomouci
Stát vlastníka
CZ - Česká republika
Druh možnosti využití
P - Využití výsledku jiným subjektem je v některých případech možné bez nabytí licence
Požadavek na licenční poplatek
Z - Poskytovatel licence na výsledek nepožaduje v některých případech licenční poplatek
Adresa www stránky s výsledkem
—