Demonstrator of Floating Point Accelerators bce_fp01_1x1_0_plbw_v1_1|10|20|30_a Kit: Xilinx Spartan-3AN OS: petalinux-v0.40-final
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F67985556%3A_____%2F09%3A00331484" target="_blank" >RIV/67985556:_____/09:00331484 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Demonstrator of Floating Point Accelerators bce_fp01_1x1_0_plbw_v1_1|10|20|30_a Kit: Xilinx Spartan-3AN OS: petalinux-v0.40-final
Popis výsledku v původním jazyce
This application note describes HW demonstrator of three floating point accelerators bce_fp01_1x1_0_plbw_v1_|10|20|30|_a. Accelerators are reconfigurable by change of firmware. Accelerators are compatible with PLB_v46 bus of Xilinx MicroBlaze soft-core processor on Spartan 3an FPGA. Demonstrator supports Ethernet point-to point connectivity and boot from on board parallel FLASH. A nonvolatile internal FLASH of the XC3S700AN-4FGG484C FPGA is used for the power-up initialization of the FPGA chip located on the Xilinx Spartan-3AN starter kit.
Název v anglickém jazyce
Demonstrator of Floating Point Accelerators bce_fp01_1x1_0_plbw_v1_1|10|20|30_a Kit: Xilinx Spartan-3AN OS: petalinux-v0.40-final
Popis výsledku anglicky
This application note describes HW demonstrator of three floating point accelerators bce_fp01_1x1_0_plbw_v1_|10|20|30|_a. Accelerators are reconfigurable by change of firmware. Accelerators are compatible with PLB_v46 bus of Xilinx MicroBlaze soft-core processor on Spartan 3an FPGA. Demonstrator supports Ethernet point-to point connectivity and boot from on board parallel FLASH. A nonvolatile internal FLASH of the XC3S700AN-4FGG484C FPGA is used for the power-up initialization of the FPGA chip located on the Xilinx Spartan-3AN starter kit.
Klasifikace
Druh
G<sub>funk</sub> - Funkční vzorek
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)
Ostatní
Rok uplatnění
2009
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Interní identifikační kód produktu
bce_fp01_1x1_0_plbw...
Číselná identifikace
—
Technické parametry
Výpočet LMS Filtru 50MFLOPS při spotřebě 5mW/MFLOPS
Ekonomické parametry
Lokalizace vestaveného uCLinux operačního systému petalinux-v.40-final spoku s akceleratorem výpočtů v plovoucí řádové čárce na FPGA 3S700AN s cenou čipu pod 800 Kč/kus
Kategorie aplik. výsledku dle nákladů
—
IČO vlastníka výsledku
67985556
Název vlastníka
UTIA AV ČR, oddělení zpracování signálů, Praha 8
Stát vlastníka
CZ - Česká republika
Druh možnosti využití
A - K využití výsledku jiným subjektem je vždy nutné nabytí licence
Požadavek na licenční poplatek
A - Poskytovatel licence na výsledek požaduje licenční poplatek
Adresa www stránky s výsledkem
—