Data Movers in DTRiMC tool for TE0726 03M 07S board
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F67985556%3A_____%2F21%3A00547101" target="_blank" >RIV/67985556:_____/21:00547101 - isvavai.cz</a>
Výsledek na webu
<a href="http://sp.utia.cz/index.php?ids=results&id=2018_2_te0726_07s_ila_DTRiMC" target="_blank" >http://sp.utia.cz/index.php?ids=results&id=2018_2_te0726_07s_ila_DTRiMC</a>
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Data Movers in DTRiMC tool for TE0726 03M 07S board
Popis výsledku v původním jazyce
Package for evaluation of data movers with Design Time Resource integration of Model Composer DTRiMC tool. The DTRiMC tool serves for integration AXI-S IPs for Zynq device on TE0726-03M-07S board. Due to the limited size of the PL logic, the AXI-S IPs is simple AXI-Steam 1024x32bit FIFO with AXI-S I/O connected to data movers. The data movers are generated in the DTRiMC tool by the Xilinx SDSoC 2018.2 compiler. The application note serves for description of definition of these data movers and for comparison of basic properties (area used, performance) of these data movers.
Název v anglickém jazyce
Data Movers in DTRiMC tool for TE0726 03M 07S board
Popis výsledku anglicky
Package for evaluation of data movers with Design Time Resource integration of Model Composer DTRiMC tool. The DTRiMC tool serves for integration AXI-S IPs for Zynq device on TE0726-03M-07S board. Due to the limited size of the PL logic, the AXI-S IPs is simple AXI-Steam 1024x32bit FIFO with AXI-S I/O connected to data movers. The data movers are generated in the DTRiMC tool by the Xilinx SDSoC 2018.2 compiler. The application note serves for description of definition of these data movers and for comparison of basic properties (area used, performance) of these data movers.
Klasifikace
Druh
G<sub>funk</sub> - Funkční vzorek
CEP obor
—
OECD FORD obor
20206 - Computer hardware and architecture
Návaznosti výsledku
Projekt
<a href="/cs/project/8A18013" target="_blank" >8A18013: From the cloud to the edge - smart IntegraTion and OPtimization Technologies for highly efficient Image and VIdeo processing Systems</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2021
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Interní identifikační kód produktu
TS82fp01x8_TE0726_DTRiMC_xc7z07s
Číselná identifikace
2018_2_te0726_07s_ila_DTRiMC
Technické parametry
SW balíček DTRiMC dokumentuje a automatizuje instalaci datového propojení mezi procesorem a programovatelnou logikou obvodu Zynq zc010 na desce Trenz Electronic TE0726-03M s Petalinux 2018.2 jádrem operačního systému a souborovým systémem Debian Stretch.
Ekonomické parametry
SW balíček DTRiMC slouží ke konfiguraci a kompilaci systému Linux s jádrem operačního systému Petalinux 2018.2 a souborovým systémem Debian Stretch. Systém dovoluje integraci datového propojení mezi procesorem a programovatelnou logikou na stejném obvodu. Zařízení je implementováno na desce Trenz Electronic TE0726-03M s obvodem Zynq zc7z010, který obsahuje dvou-jádrový procesor ARM A9 a programovatelnou logiku. Generované HW “data movers” autonomně kopírují vektor dat s šířkou AXI-stream sběrnice 32bitů z DDR3 do DDR3 paměti procesoru.
Kategorie aplik. výsledku dle nákladů
—
IČO vlastníka výsledku
67985556
Název vlastníka
Ústav teorie informace a automatizace AV ČR, v. v. i.
Stát vlastníka
CZ - Česká republika
Druh možnosti využití
N - Využití výsledku jiným subjektem je možné bez nabytí licence (výsledek není licencován)
Požadavek na licenční poplatek
—
Adresa www stránky s výsledkem
http://sp.utia.cz/index.php?ids=results&id=2018_2_te0726_07s_ila_DTRiMC