Log-Domain CMOS násobieka pro analogovou linearizaci v proudovém módu
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F06%3A03123197" target="_blank" >RIV/68407700:21230/06:03123197 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Log-Domain CMOS Multiplier for an Analog Current Mode Linearization
Popis výsledku v původním jazyce
Work describes a circuit system which is able to process analog current mode signals. The circuit is based on the sub-threshold CMOS multiplication cells. Those cells are interconnected by current mirrors to form the circuit with desired transfer characteristic. There are two ways how to use this circuit. It can be used for direct linearization (pre-distortion) of the signal or it can be encircled by a negative feedback in order to realize the inversion function. The circuit is dedicated for slow signals and for extremely low power applications. The program CADENCE and the MOSFET 180nm technology were used for simulations.
Název v anglickém jazyce
Log-Domain CMOS Multiplier for an Analog Current Mode Linearization
Popis výsledku anglicky
Work describes a circuit system which is able to process analog current mode signals. The circuit is based on the sub-threshold CMOS multiplication cells. Those cells are interconnected by current mirrors to form the circuit with desired transfer characteristic. There are two ways how to use this circuit. It can be used for direct linearization (pre-distortion) of the signal or it can be encircled by a negative feedback in order to realize the inversion function. The circuit is dedicated for slow signals and for extremely low power applications. The program CADENCE and the MOSFET 180nm technology were used for simulations.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/GA102%2F06%2F1624" target="_blank" >GA102/06/1624: Mikro a nano senzorové struktury a systémy se zabudovanou inteligencí (MINASES)</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2006
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Electronic Devices and Systems - IMAPS CS International Conference 2006
ISBN
80-214-3246-2
ISSN
—
e-ISSN
—
Počet stran výsledku
6
Strana od-do
52-57
Název nakladatele
Vysoké učení technické v Brně
Místo vydání
Brno
Místo konání akce
Brno
Datum konání akce
14. 9. 2006
Typ akce podle státní příslušnosti
EUR - Evropská akce
Kód UT WoS článku
—