Developing Automated Design Procedure for Operational Amplifier Blocks
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F08%3A00151457" target="_blank" >RIV/68407700:21230/08:00151457 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Developing Automated Design Procedure for Operational Amplifier Blocks
Popis výsledku v původním jazyce
The paper deals with the development of the Automated Design Procedure of analog building blocks for full-custom integrated circuit design of operational amplifiers (OpAmp). The design procedure is divided into consecutive steps starting from the technology and model card choice followed by the selection of basic blocks. Subsequently, the established OpAmp architecture enters an advanced optimization aided by Differential Evolutionary algorithms. As a result, a robust set of circuit parameters attachedto the OpAmp design is obtained. The paper describes all the necessary steps to build a high performance OpAmp design; this is documented on the full transistor-level simulation results introduced in the last section.
Název v anglickém jazyce
Developing Automated Design Procedure for Operational Amplifier Blocks
Popis výsledku anglicky
The paper deals with the development of the Automated Design Procedure of analog building blocks for full-custom integrated circuit design of operational amplifiers (OpAmp). The design procedure is divided into consecutive steps starting from the technology and model card choice followed by the selection of basic blocks. Subsequently, the established OpAmp architecture enters an advanced optimization aided by Differential Evolutionary algorithms. As a result, a robust set of circuit parameters attachedto the OpAmp design is obtained. The paper describes all the necessary steps to build a high performance OpAmp design; this is documented on the full transistor-level simulation results introduced in the last section.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/GA102%2F07%2F1186" target="_blank" >GA102/07/1186: Sofistikované metody návrhu analogových a "mixed-signal" obvodů pro submikronové technologie</a><br>
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)<br>S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2008
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
ICSES 2008 International Conference on Signals and Electronic Systems
ISBN
978-83-88309-47-2
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
—
Název nakladatele
AGH-UST
Místo vydání
Krakow
Místo konání akce
Krakow
Datum konání akce
14. 9. 2008
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—