Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Rychlý osciloskop postavený s pomocí FPGA

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F08%3A00165723" target="_blank" >RIV/68407700:21230/08:00165723 - isvavai.cz</a>

  • Nalezeny alternativní kódy

    RIV/68407700:21240/08:00165723

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    čeština

  • Název v původním jazyce

    Rychlý osciloskop postavený s pomocí FPGA

  • Popis výsledku v původním jazyce

    Tématem této práce je návrh a realizace levného jednokanálového 50MHz digitálního osciloskopu, postaveného s pomocí desky Starter board s obvodem Spartan3A(3E). Pro převod dat je navrhnut a postaven modul s převodníkem, který lze připojit k desce s FPGA.Pomocí desky Starter board jsou naměřená data zobrazována přímo na monitor, dále tato deska obstarává ovládání modulu pomocí počítačové myši. Ovládání a komunikace s některými periferiemi je realizována pomocí embedded procesoru microblaze a dostupnýchIP core. Pro zobrazování a příjem dat je vytvořeno uživatelské IP core. Osciloskop je určen pro potřebý analýzy duplexního systému založeného na FPGA obvodech. Systém slouží ke zvyšování spolehlivostních parametrů.

  • Název v anglickém jazyce

    High speed scope based on FPGA

  • Popis výsledku anglicky

    Topis of this thesis is proposal and realization of cheap one-channel 500Mhz digital osciloscope. The osciloscope is realized on Spartan3A(3E) Starter Board. For data conversion is proposed and realized module with convertor which can be connected to board with FPGA. Showing of measured data and controlling the module by computer mouse is realized with Starter board. Controlling and communication with some periferies is realized by embedded microprocesor microblaze and available IP cores. For showing and recieving of data is designed user IP core.

Klasifikace

  • Druh

    G<sub>funk</sub> - Funkční vzorek

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)

Ostatní

  • Rok uplatnění

    2008

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Interní identifikační kód produktu

    2008-xkubalik-borecky

  • Číselná identifikace

  • Technické parametry

    80x50mm. Vlastníkem výsledku je ČVUT v Praze, IČ 68407700.

  • Ekonomické parametry

    5665,- CZK

  • Kategorie aplik. výsledku dle nákladů

  • IČO vlastníka výsledku

    68407700

  • Název vlastníka

    České vysoké učení technické v Praze, Fakulta inform. technologií

  • Stát vlastníka

    CZ - Česká republika

  • Druh možnosti využití

    P - Využití výsledku jiným subjektem je v některých případech možné bez nabytí licence

  • Požadavek na licenční poplatek

    Z - Poskytovatel licence na výsledek nepožaduje v některých případech licenční poplatek

  • Adresa www stránky s výsledkem