Tutoriál naávrhu stavového stroje pro analogové integrované obvody
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F08%3A03150735" target="_blank" >RIV/68407700:21230/08:03150735 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Tutorial of the design of the state machine for analogue integrated circuits
Popis výsledku v původním jazyce
The tutorial of the control logic design for analog integrated circuits designers is presented I this paper. Control logic is the crucial part of each integrated circuits it manages all functions of the circuit. It is a digital part of the circuit. The way how to design this part without digital designer and without using digital design methods is presented in this paper. It is great help for analog designers who need to design it themselves because they have usually no experience in this area.
Název v anglickém jazyce
Tutorial of the design of the state machine for analogue integrated circuits
Popis výsledku anglicky
The tutorial of the control logic design for analog integrated circuits designers is presented I this paper. Control logic is the crucial part of each integrated circuits it manages all functions of the circuit. It is a digital part of the circuit. The way how to design this part without digital designer and without using digital design methods is presented in this paper. It is great help for analog designers who need to design it themselves because they have usually no experience in this area.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/GA102%2F06%2F1624" target="_blank" >GA102/06/1624: Mikro a nano senzorové struktury a systémy se zabudovanou inteligencí (MINASES)</a><br>
Návaznosti
V - Vyzkumna aktivita podporovana z jinych verejnych zdroju
Ostatní
Rok uplatnění
2008
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Electronics Devices and Systems Proceedings
ISBN
978-80-214-3717-3
ISSN
—
e-ISSN
—
Počet stran výsledku
5
Strana od-do
—
Název nakladatele
Vysoké učení technické v Brně
Místo vydání
Brno
Místo konání akce
Brno
Datum konání akce
10. 9. 2008
Typ akce podle státní příslušnosti
EUR - Evropská akce
Kód UT WoS článku
—