Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Quadrature Linear Digital Modulator Implementation in VHDL

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F10%3A00170715" target="_blank" >RIV/68407700:21230/10:00170715 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Quadrature Linear Digital Modulator Implementation in VHDL

  • Popis výsledku v původním jazyce

    In this article we describe our effort to create, model, implement and simulate a quadrature linear digital modulator. It is to be used as a part of advanced radio transmission system. We describe the process of modeling the modulator in Matlab in both floating and fixed point arithmetic for later implementation in VHDL language for FPGA. We also describe the techniques we have used to implement the modulator in digital domain using efficient parallel structure with elimination of multiplication operation. The complete system is then being simulated in ModelSim, compared with the model and results are presented and evaluated.

  • Název v anglickém jazyce

    Quadrature Linear Digital Modulator Implementation in VHDL

  • Popis výsledku anglicky

    In this article we describe our effort to create, model, implement and simulate a quadrature linear digital modulator. It is to be used as a part of advanced radio transmission system. We describe the process of modeling the modulator in Matlab in both floating and fixed point arithmetic for later implementation in VHDL language for FPGA. We also describe the techniques we have used to implement the modulator in digital domain using efficient parallel structure with elimination of multiplication operation. The complete system is then being simulated in ModelSim, compared with the model and results are presented and evaluated.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)<br>S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2010

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Applied Electronic 2010

  • ISBN

    978-80-7043-865-7

  • ISSN

    1803-7232

  • e-ISSN

  • Počet stran výsledku

    6

  • Strana od-do

  • Název nakladatele

    University of West Bohemia

  • Místo vydání

    Pilsen

  • Místo konání akce

    Plzeň

  • Datum konání akce

    8. 9. 2010

  • Typ akce podle státní příslušnosti

    EUR - Evropská akce

  • Kód UT WoS článku