Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Capacitor-less Linear Regulator with NMOS Power Transistor

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F13%3A00212002" target="_blank" >RIV/68407700:21230/13:00212002 - isvavai.cz</a>

  • Výsledek na webu

    <a href="http://147.228.94.30/images/PDF/Rocnik2013/Cislo5_2013/r7c5c8.pdf" target="_blank" >http://147.228.94.30/images/PDF/Rocnik2013/Cislo5_2013/r7c5c8.pdf</a>

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Capacitor-less Linear Regulator with NMOS Power Transistor

  • Popis výsledku v původním jazyce

    A 3.6 (4.3) V 50 mA capacitor-less linear voltage regulator for system on chip (SoC) is introduced. It does not require any external component and is stable in a wide range of load current. This regulator uses an NMOS transistor as the power element. Inorder to increase the gate voltage of the power element switched floating capacitor is used. The proposed linear regulator has been designed in a commercial 0.13 ?m CMOS technology. The variation of output voltage is less than 100 mV even if a full loadstep is applied and current consumption of this regulator is 150 ?A regardless of the load current.

  • Název v anglickém jazyce

    Capacitor-less Linear Regulator with NMOS Power Transistor

  • Popis výsledku anglicky

    A 3.6 (4.3) V 50 mA capacitor-less linear voltage regulator for system on chip (SoC) is introduced. It does not require any external component and is stable in a wide range of load current. This regulator uses an NMOS transistor as the power element. Inorder to increase the gate voltage of the power element switched floating capacitor is used. The proposed linear regulator has been designed in a commercial 0.13 ?m CMOS technology. The variation of output voltage is less than 100 mV even if a full loadstep is applied and current consumption of this regulator is 150 ?A regardless of the load current.

Klasifikace

  • Druh

    J<sub>x</sub> - Nezařazeno - Článek v odborném periodiku (Jimp, Jsc a Jost)

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2013

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název periodika

    ElectroScope

  • ISSN

    1802-4564

  • e-ISSN

  • Svazek periodika

    2013

  • Číslo periodika v rámci svazku

    V.

  • Stát vydavatele periodika

    CZ - Česká republika

  • Počet stran výsledku

    6

  • Strana od-do

  • Kód UT WoS článku

  • EID výsledku v databázi Scopus