Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

GEEC: Graphic editor of electrical circuits

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F17%3A00319411" target="_blank" >RIV/68407700:21230/17:00319411 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    GEEC: Graphic editor of electrical circuits

  • Popis výsledku v původním jazyce

    This paper presents web-based graphical schematic editor for analysis of electric and electronic circuits. It is a JavaScript application that uses Spice OPUS and Maple with PraCAn package as a computation engine. In case of linear circuits, results can be obtained in symbolic form. Continuous-time linear and nonlinear circuits as well as periodically switched linear (PSL) circuits can be analyzed. All created circuits can be exported to various file formats for greater compatibility with documentation formats and other simulation programs. The whole system is developed at the Department of Circuit Theory, for teaching support and research.

  • Název v anglickém jazyce

    GEEC: Graphic editor of electrical circuits

  • Popis výsledku anglicky

    This paper presents web-based graphical schematic editor for analysis of electric and electronic circuits. It is a JavaScript application that uses Spice OPUS and Maple with PraCAn package as a computation engine. In case of linear circuits, results can be obtained in symbolic form. Continuous-time linear and nonlinear circuits as well as periodically switched linear (PSL) circuits can be analyzed. All created circuits can be exported to various file formats for greater compatibility with documentation formats and other simulation programs. The whole system is developed at the Department of Circuit Theory, for teaching support and research.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

  • OECD FORD obor

    20201 - Electrical and electronic engineering

Návaznosti výsledku

  • Projekt

  • Návaznosti

    S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2017

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    2017 International Conference on Applied Electronics

  • ISBN

    978-80-261-0641-8

  • ISSN

    1803-7232

  • e-ISSN

  • Počet stran výsledku

    4

  • Strana od-do

    155-158

  • Název nakladatele

    University of West Bohemia

  • Místo vydání

    Pilsen

  • Místo konání akce

    Pilsen

  • Datum konání akce

    5. 9. 2017

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku