Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

A Capacitor DAC for Charge Redistribution Analog to Digital Converter with Successive Approximation

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F18%3A00331446" target="_blank" >RIV/68407700:21230/18:00331446 - isvavai.cz</a>

  • Nalezeny alternativní kódy

    RIV/68407700:21340/18:00331446

  • Výsledek na webu

    <a href="https://pos.sissa.it/343/094/" target="_blank" >https://pos.sissa.it/343/094/</a>

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    A Capacitor DAC for Charge Redistribution Analog to Digital Converter with Successive Approximation

  • Popis výsledku v původním jazyce

    The recent analog to digital converters, with the successive approximation (SAR ADC), are widely used for their high speed, low power operation, and accuracy. SAR ADC demands precise internal digital to analog converter (DAC). To save power, the DAC is mainly implemented using capacitors (CDAC). Its precision depends mostly on layout implementation which must minimize the various parasitic effects. This paper presents two new layout design approaches of CDAC for SAR ADC used in a pixel detector implemented in 180 nm SOI technology.

  • Název v anglickém jazyce

    A Capacitor DAC for Charge Redistribution Analog to Digital Converter with Successive Approximation

  • Popis výsledku anglicky

    The recent analog to digital converters, with the successive approximation (SAR ADC), are widely used for their high speed, low power operation, and accuracy. SAR ADC demands precise internal digital to analog converter (DAC). To save power, the DAC is mainly implemented using capacitors (CDAC). Its precision depends mostly on layout implementation which must minimize the various parasitic effects. This paper presents two new layout design approaches of CDAC for SAR ADC used in a pixel detector implemented in 180 nm SOI technology.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

  • OECD FORD obor

    20201 - Electrical and electronic engineering

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/EF16_019%2F0000778" target="_blank" >EF16_019/0000778: Centrum pokročilých aplikovaných přírodních věd</a><br>

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2018

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    A Capacitor DAC for Charge Redistribution Analog to Digital Converter with Successive Approximation

  • ISBN

  • ISSN

    1824-8039

  • e-ISSN

    1824-8039

  • Počet stran výsledku

    5

  • Strana od-do

  • Název nakladatele

    Proceedigns of Science

  • Místo vydání

  • Místo konání akce

    Antwerpy

  • Datum konání akce

    17. 9. 2018

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku