Lightweight Cipher Resistivity against Brute-Force Attack: Analysis of PRESENT
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21240%2F12%3A00193151" target="_blank" >RIV/68407700:21240/12:00193151 - isvavai.cz</a>
Výsledek na webu
<a href="http://dx.doi.org/10.1109/DDECS.2012.6219055" target="_blank" >http://dx.doi.org/10.1109/DDECS.2012.6219055</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/DDECS.2012.6219055" target="_blank" >10.1109/DDECS.2012.6219055</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Lightweight Cipher Resistivity against Brute-Force Attack: Analysis of PRESENT
Popis výsledku v původním jazyce
The PRESENT cipher symmetric block cipher with 64 bits of data block and 80 (or 128) bits of key.It is based on Substitution-permutation network and consists of 31 rounds. PRESENT is intended to be implemented in small embedded and contactless systems, thus its design needs only small amount of chip area and consumes low power. In this work we evaluate the resistance of PRESENT against brute-force attack. We determine the computational demand of this type of attack conducted on special parallel hardwareCOPACOBANA consisting of array of FPGA chips with custom design.
Název v anglickém jazyce
Lightweight Cipher Resistivity against Brute-Force Attack: Analysis of PRESENT
Popis výsledku anglicky
The PRESENT cipher symmetric block cipher with 64 bits of data block and 80 (or 128) bits of key.It is based on Substitution-permutation network and consists of 31 rounds. PRESENT is intended to be implemented in small embedded and contactless systems, thus its design needs only small amount of chip area and consumes low power. In this work we evaluate the resistance of PRESENT against brute-force attack. We determine the computational demand of this type of attack conducted on special parallel hardwareCOPACOBANA consisting of array of FPGA chips with custom design.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
—
Návaznosti
S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2012
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the 2012 IEEE 15th International Symposium on Design and Diagnostics of Electronic Circuits and Systems (DDECS)
ISBN
978-1-4673-1185-4
ISSN
—
e-ISSN
—
Počet stran výsledku
2
Strana od-do
197-198
Název nakladatele
IEEE Computer Society Press
Místo vydání
New York
Místo konání akce
Tallinn
Datum konání akce
18. 4. 2012
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
000312905700048