Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Influence of Fault-tolerant Design Methods on Resistance against Differential Power Analysis in FPGA

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21240%2F16%3A00304261" target="_blank" >RIV/68407700:21240/16:00304261 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Influence of Fault-tolerant Design Methods on Resistance against Differential Power Analysis in FPGA

  • Popis výsledku v původním jazyce

    Many electronic systems has to fulfill strict dependability properties, especially both fault-tolerance and attack-resistance. There are many digital design methods increasing these two properties, but these methods usualy cost high area and power consumption overhead. This overhead is even higher when we demand both of these properties. Our objective is to propose new design methods for both fault-tolerant and attack-resistant digital design at the same time in order to decrease the overhead.

  • Název v anglickém jazyce

    Influence of Fault-tolerant Design Methods on Resistance against Differential Power Analysis in FPGA

  • Popis výsledku anglicky

    Many electronic systems has to fulfill strict dependability properties, especially both fault-tolerance and attack-resistance. There are many digital design methods increasing these two properties, but these methods usualy cost high area and power consumption overhead. This overhead is even higher when we demand both of these properties. Our objective is to propose new design methods for both fault-tolerant and attack-resistant digital design at the same time in order to decrease the overhead.

Klasifikace

  • Druh

    O - Ostatní výsledky

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/GA16-05179S" target="_blank" >GA16-05179S: Výzkum vztahů a společných vlastností spolehlivých a bezpečných architektur založených na programovatelných obvodech</a><br>

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Ostatní

  • Rok uplatnění

    2016

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů