Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Low noise programmable PLL for precise timing systems

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21340%2F12%3A00204166" target="_blank" >RIV/68407700:21340/12:00204166 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Low noise programmable PLL for precise timing systems

  • Popis výsledku v původním jazyce

    Low noise programmable phase-locked loop (PLL) is suitable for timing applications serving as system clock. With long term stable reference such as GNSS disciplined oscillator, the PLL provides both long and short term stable frequency. The device accepts 5MHz or 10MHz sine waves typical for long term stable references. Output frequency can be programmed within the interval of 100MHz to 350MHz, which is convenient source clock frequency for high precision timing systems. Programmable output gain and frequency is set via either an UART interface with TTL levels or USB CDC emulating standard serial port. Output signal peak-to-peak amplitude can be set to values of 350mV to 1V into 50 ohms. Phase stability with respect to temperature changes is in the interval of 60°C to 70°C below +-1ps/K.

  • Název v anglickém jazyce

    Low noise programmable PLL for precise timing systems

  • Popis výsledku anglicky

    Low noise programmable phase-locked loop (PLL) is suitable for timing applications serving as system clock. With long term stable reference such as GNSS disciplined oscillator, the PLL provides both long and short term stable frequency. The device accepts 5MHz or 10MHz sine waves typical for long term stable references. Output frequency can be programmed within the interval of 100MHz to 350MHz, which is convenient source clock frequency for high precision timing systems. Programmable output gain and frequency is set via either an UART interface with TTL levels or USB CDC emulating standard serial port. Output signal peak-to-peak amplitude can be set to values of 350mV to 1V into 50 ohms. Phase stability with respect to temperature changes is in the interval of 60°C to 70°C below +-1ps/K.

Klasifikace

  • Druh

    G<sub>funk</sub> - Funkční vzorek

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    I - Institucionalni podpora na dlouhodoby koncepcni rozvoj vyzkumne organizace

Ostatní

  • Rok uplatnění

    2012

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Interní identifikační kód produktu

    14112-12-zavesprg-Mich

  • Číselná identifikace

  • Technické parametry

    intput 5 or 10MHz; output progr. 100-350 MHz / 350-1000 mV; temp. stab. below 1ps/K 60-70 °C; table-top size

  • Ekonomické parametry

    50000,- Kč

  • Kategorie aplik. výsledku dle nákladů

  • IČO vlastníka výsledku

    68407700

  • Název vlastníka

    ČVUT FJFI

  • Stát vlastníka

    CZ - Česká republika

  • Druh možnosti využití

    N - Využití výsledku jiným subjektem je možné bez nabytí licence (výsledek není licencován)

  • Požadavek na licenční poplatek

  • Adresa www stránky s výsledkem