Vše
Vše

Co hledáte?

Vše
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”
TH02010214

Platforma pro akceleraci virtualizace funkcí sítě

Cíle projektu

Virtualizace funkcí sítě (Network Functions Virtualization-NFV) je technologie, která nachází široké uplatnění především v datových centrech. Cílem projektu je vytvořit platformu, která umožní snadné nasazení virtualizovaných síťových funkcí v prostředí nejrychlejších sítí a datových center.Základem bude akcelerační karta vybavená dvěma síťovými rozhraními 100G Ethernet a hradlovým polem FPGA. Pro FPGA budou vytvořeny klíčové akcelerační moduly, především pro rychlé přenosy přes sběrnici PCIe 4. generace a pro zpracování paketů s využitím jazyka P4. Ten zajistí rozsáhlé možnosti konfigurace karty bez nutnosti ruční úpravy firmware FPGA. Propojení se širokým spektrem NFV aplikací bude zajištěno vytvořením softwarového rozhraní pro prostředí DPDK, které je v této oblasti de-facto standardem.

Klíčová slova

NFVVirtualizationHardwareAccelerationFPGAEthernetP4DPDKPCIe

Veřejná podpora

  • Poskytovatel

    Technologická agentura ČR

  • Program

    Program na podporu aplikovaného výzkumu a experimentálního vývoje EPSILON

  • Veřejná soutěž

    EPSILON 2 (STA02017TH02)

  • Hlavní účastníci

    Magmio a.s.

  • Druh soutěže

    VS - Veřejná soutěž

  • Číslo smlouvy

    2016TH02010214

Alternativní jazyk

  • Název projektu anglicky

    Platform for Acceleration of Network Functions Virtualization

  • Anotace anglicky

    Network Functions Virtualization (NFV) is a technology that finds wide applications, mainly in datacenters. Aim of the project is to create a platform which will enable easy deployment of virtualized network functions in the fastest networks. It will be based on the acceleration card with two 100G Ethernet interfaces and a Field Programmable Gate Array (FPGA). Key acceleration modules will be created for the FPGA: a module for fast transfers over the PCIe 4th gen bus and a module for packet processing programmable in the P4 language. That will bring wide possibilities of card configuration without the need for manual firmware modifications. Compatibility with a wide spectrum of NFV applications will be enabled by creating a DPDK software interface, which is de-facto standard in this field.

Vědní obory

  • Kategorie VaV

    VV - Experimentální vývoj

  • CEP - hlavní obor

    JC - Počítačový hardware a software

  • CEP - vedlejší obor

    IN - Informatika

  • CEP - další vedlejší obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD - odpovídající obory
    (dle převodníku)

    10201 - Computer sciences, information science, bioinformathics (hardware development to be 2.2, social aspect to be 5.8)
    20201 - Electrical and electronic engineering
    20206 - Computer hardware and architecture

Hodnocení dokončeného projektu

  • Hodnocení poskytovatelem

    V - Vynikající výsledky projektu (s mezinárodním významem atd.)

  • Zhodnocení výsledků projektu

    Deklarované cíle byly splněny, dosažené technické výsledky jsou na vynikající úrovni, a to i v rámci mezinárodního srovnání. Realizace projektu umožnila účastníkům projektu udržet rychlé vývojové tempo, které je v tomto tržním segmentu. Došlo ke zlepšení výchozího stavu řešení popsané technologie, která má vysoký potenciál využití v praxi. Překonává stávající řešení v řadě parametrů a zjednodušení nastavení.

Termíny řešení

  • Zahájení řešení

    1. 1. 2017

  • Ukončení řešení

    31. 12. 2019

  • Poslední stav řešení

    U - Ukončený projekt

  • Poslední uvolnění podpory

    28. 2. 2019

Dodání dat do CEP

  • Důvěrnost údajů

    C - Předmět řešení projektu podléhá obchodnímu tajemství (§ 504 Občanského zákoníku), ale název projektu, cíle projektu a u ukončeného nebo zastaveného projektu zhodnocení výsledku řešení projektu (údaje P03, P04, P15, P19, P29, PN8) dodané do CEP, jsou upraveny tak, aby byly zveřejnitelné.

  • Systémové označení dodávky dat

    CEP20-TA0-TH-U/10:1

  • Datum dodání záznamu

    12. 5. 2021

Finance

  • Celkové uznané náklady

    14 400 tis. Kč

  • Výše podpory ze státního rozpočtu

    8 623 tis. Kč

  • Ostatní veřejné zdroje financování

    0 tis. Kč

  • Neveřejné tuz. a zahr. zdroje finan.

    5 777 tis. Kč

Základní informace

Uznané náklady

14 400 tis. Kč

Statní podpora

8 623 tis. Kč

59%


Poskytovatel

Technologická agentura ČR

CEP

JC - Počítačový hardware a software

Doba řešení

01. 01. 2017 - 31. 12. 2019