All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

Improving Testability Parameters of Pipelined Circuits Through the Identification of Testable Cores

The result's identifiers

  • Result code in IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F04%3APU49172" target="_blank" >RIV/00216305:26230/04:PU49172 - isvavai.cz</a>

  • Result on the web

  • DOI - Digital Object Identifier

Alternative languages

  • Result language

    angličtina

  • Original language name

    Improving Testability Parameters of Pipelined Circuits Through the Identification of Testable Cores

  • Original language description

    A new methodology of selecting registers into scan chain is presented. It is based on the identification of testable cores.&nbsp; The methodology is supposed to be used preferably for pipelined circuits consisting of a high number of stages. In the paper, the idea of testable cores is illustrated and defined. The method based on a genetic algorithm is described and verified on several typical pipelined circuits. Experimental results are discussed and summarized in the table. At the end of the paper, connclusions and future research perspectives are indicated.

  • Czech name

    Zlepšení parametrů testovatelnosti zřetězených obvodů metodou identifikace testovatelných jader

  • Czech description

    V příspěvku je prezentována nová metoda výběru registrů do řetězce scan. Metoda, určená zejména pro zřetězené obvody s velkým počtem stupňů, je založena na identifikaci testovatelných jader. V příspěvku je prezentována základní myšlenka a zavedena definice testovatelného jádra. Dále je představena metoda identifikace testovatelných jader založená&nbsp;na použití genetického algoritmu a&nbsp;tato metoda je ověřena na několika zřetězených obvodech. V závěru práce jsou prezentovány výsledky experimentů a nnaznačeny další možné vyzkumné směry.

Classification

  • Type

    D - Article in proceedings

  • CEP classification

    JC - Computer hardware and software

  • OECD FORD branch

Result continuities

  • Project

    <a href="/en/project/GA102%2F04%2F0737" target="_blank" >GA102/04/0737: Modern methods of digital system synthesis</a><br>

  • Continuities

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Others

  • Publication year

    2004

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Data specific for result type

  • Article name in the collection

    Proc. of the 7th IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems

  • ISBN

    80-969117-9-1

  • ISSN

  • e-ISSN

  • Number of pages

    6

  • Pages from-to

    99-104

  • Publisher name

    Slovak Academy of Science

  • Place of publication

    Bratislava

  • Event location

    Tatranská Lesná

  • Event date

    Apr 18, 2004

  • Type of event by nationality

    WRD - Celosvětová akce

  • UT code for WoS article