Polymorphic circuits based on ambipolar transistors
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F16%3APU122419" target="_blank" >RIV/00216305:26230/16:PU122419 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Polymorfní obvody na bázi ambipolárních tranzistorů
Original language description
Cílem této práce je představit novou metodu pro evoluční návrh polymorfních obvodů na úrovni tranzistorů. K dosažení rychlého a přitom dostatečně přesného ohodnocení obvodu je využit diskrétní simulátor. Navržený přístup byl testován na množině polymorfních hradel řízených přehozením napájecích přívodů. Ukázalo se, že je metoda schopná navrhovat funkční řešení. Bylo vytvořeno několik polymorfních obvodů na bázi ambipolárních tranzistorů, které jsou sestaveny z menšího počtu tranzistorů než stejná dosud publikovaná hradla. Díky navržené metodě byla také objevena nová třída polymorfních hradel - hradla s MOSFET tranzistory přepínaná změnou polarity napájení. Ty mají pravděpodobně nejlepší parametry z dosud známých polymorfních hradel postavených z konvenčních tranzistorů.
Czech name
Polymorfní obvody na bázi ambipolárních tranzistorů
Czech description
Cílem této práce je představit novou metodu pro evoluční návrh polymorfních obvodů na úrovni tranzistorů. K dosažení rychlého a přitom dostatečně přesného ohodnocení obvodu je využit diskrétní simulátor. Navržený přístup byl testován na množině polymorfních hradel řízených přehozením napájecích přívodů. Ukázalo se, že je metoda schopná navrhovat funkční řešení. Bylo vytvořeno několik polymorfních obvodů na bázi ambipolárních tranzistorů, které jsou sestaveny z menšího počtu tranzistorů než stejná dosud publikovaná hradla. Díky navržené metodě byla také objevena nová třída polymorfních hradel - hradla s MOSFET tranzistory přepínaná změnou polarity napájení. Ty mají pravděpodobně nejlepší parametry z dosud známých polymorfních hradel postavených z konvenčních tranzistorů.
Classification
Type
D - Article in proceedings
CEP classification
—
OECD FORD branch
20206 - Computer hardware and architecture
Result continuities
Project
<a href="/en/project/LD14055" target="_blank" >LD14055: Unconventional Design Techniques for Intrinsic Reconfiguration of Digital Circuits: From Materials to Implementation</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2016
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Počítačové architektury a diagnostika PAD 2016
ISBN
978-80-214-5376-0
ISSN
—
e-ISSN
—
Number of pages
4
Pages from-to
45-48
Publisher name
Fakulta informačních technologií VUT v Brně
Place of publication
Bořetice
Event location
Bořetice
Event date
Sep 14, 2016
Type of event by nationality
CST - Celostátní akce
UT code for WoS article
—