A Contribution to Advanced Extraction Methods for Static ADC Non-linearity
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F07%3A03131857" target="_blank" >RIV/68407700:21230/07:03131857 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
A Contribution to Advanced Extraction Methods for Static ADC Non-linearity
Original language description
One of the recent approaches for A/D converter performance extraction is the so-called Servo-Loop method. In this paper, we build an improved version of this method targeted to full transistor-level circuit simulation of static integral and differentialnon-linearity. In comparison with the conventional implementation, the Servo-Loop version proposed was enhanced by a powerful search algorithm. Subsequently, this paper deals with the description of a versatile Servo-Looper tool developed in Verilog-A language suitable for direct co-operation with most of the analog and mixed-signal simulators used in industry. Powerful capabilities of the proposed Servo-Looper tool were successfully confirmed by a large simulation set performed on a full custom ADC design example. The presented paper brings the most significant results of the ADC simulation procedure.
Czech name
Nová efektivní metoda extrakce zdrojů nelinearit AD převodníků
Czech description
Jedním ze současných přístupů k extrakci parametrů A/D převodníků je tzv. Servosmyčková metoda. V příspěvku předkládáme vylepšenou verzi této metody zaměřenou na simulaci integrální a diferenciální nelinearity převodníku implementovaného na plně tranzistorové úrovni. V porovnání s obvyklou implementací Servosmyčky obsahuje námi navržená verze výkonný vyhledávací algoritmus. Následně se náš příspěvek zabývá popisem univerzálního programového modulu "Servo-Looper" vyvinutého v jazyce Verilog-A, který je vhodný pro přímou spolupráci s většinou analogových a smíšených simulátorů používaných v průmyslové praxi. Možnosti a výkonnost navrženého modulu "Servo-Looper" byly úspěšně vyzkoušeny na rozsáhlé sadě simulací provedených na zákaznickém návrhu A/D převodníku. Předložená publikace přináší nejdůležitější výsledky této simulační procedury.
Classification
Type
D - Article in proceedings
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GA102%2F07%2F1186" target="_blank" >GA102/07/1186: Sophisticated methods of the analog and mixed-signal circuits design in sub-micron technologies</a><br>
Continuities
Z - Vyzkumny zamer (s odkazem do CEZ)
Others
Publication year
2007
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
IMTC/2007 IEEE Instrumentation and Measurement Technology Conference Proceedings
ISBN
978-1-4244-0588-6
ISSN
—
e-ISSN
—
Number of pages
4
Pages from-to
49-52
Publisher name
IEEE
Place of publication
Warsaw
Event location
Warsaw
Event date
May 1, 2007
Type of event by nationality
WRD - Celosvětová akce
UT code for WoS article
—