PANACHE - Pilot line for Advanced Nonvolatile memory technologies for Automotive microControllers, High security applications and general Electronics
Veřejná podpora
Poskytovatel
Ministerstvo školství, mládeže a tělovýchovy
Program
Společné technologické iniciativy
Veřejná soutěž
—
Hlavní účastníci
Institut mikroelektronických aplikací s.r.o.
Druh soutěže
M2 - Mezinárodní spolupráce
Číslo smlouvy
MSMT-16274/2014-1
Alternativní jazyk
Název projektu anglicky
PANACHE - Pilot line for Advanced Nonvolatile memory technologies for Automotive microControllers, High security applications and general Electronics
Anotace anglicky
The PANACHE project objective is to set-up a pilot line for embedded Flash technology design and manufacturing platform for the prototyping of innovative microcontrollers in Europe. The current 40nm technology platform as well as the already defined 55nm technology platform will be developed and consolidated in order to build a solid manufacturing platform on these technology nodes. The project will also extend to build the basic blocks of the technology node after 40nm; with the ambition to achieve a prototyping maturity for a new BEOL based non-volatile memory architecture suitable with the 28 nm node. To achieve this goal of generating high value added semiconductor circuits in Europe in a breakthrough leading edge technology the project will deploy all the necessary activities to bring a new technology to an early industrial maturity stage. These activities encompass such developments as: technology enhancements for various specific application requirements such as wide temperature range and reliability, high security requests, high flexibility, design enablement allowing first time silicon success, prototyping demonstrator products in the different application areas: Automotive, Consumer/Industrial and Secure, insuring reliability of technology and designs.
Vědní obory
Kategorie VaV
AP - Aplikovaný výzkum
CEP - hlavní obor
JA - Elektronika a optoelektronika, elektrotechnika
CEP - vedlejší obor
JC - Počítačový hardware a software
CEP - další vedlejší obor
—
OECD FORD - odpovídající obory <br>(dle <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">převodníku</a>)
20201 - Electrical and electronic engineering<br>20206 - Computer hardware and architecture
Hodnocení dokončeného projektu
Hodnocení poskytovatelem
U - Uspěl podle zadání (s publikovanými či patentovanými výsledky atd.)
Zhodnocení výsledků projektu
Cílem projektu bylo vytvořit pilotní linii pro návrh zabudovaných technologií pamětí Flash a výrobní platformu pro výrobu prototypů mikropočítačů v Evropě. Tým vyvíjel elektronické jednotky pro sběr dat. Výsledkem projektu je prototyp datového uložiště pro ToF kameru.
Termíny řešení
Zahájení řešení
2. 1. 2014
Ukončení řešení
31. 12. 2017
Poslední stav řešení
U - Ukončený projekt
Poslední uvolnění podpory
2. 3. 2017
Dodání dat do CEP
Důvěrnost údajů
C - Předmět řešení projektu podléhá obchodnímu tajemství (§ 504 Občanského zákoníku), ale název projektu, cíle projektu a u ukončeného nebo zastaveného projektu zhodnocení výsledku řešení projektu (údaje P03, P04, P15, P19, P29, PN8) dodané do CEP, jsou upraveny tak, aby byly zveřejnitelné.
Systémové označení dodávky dat
CEP18-MSM-7H-U/01:1
Datum dodání záznamu
11. 6. 2018
Finance
Celkové uznané náklady
7 544 tis. Kč
Výše podpory ze státního rozpočtu
2 640 tis. Kč
Ostatní veřejné zdroje financování
0 tis. Kč
Neveřejné tuz. a zahr. zdroje finan.
4 904 tis. Kč