From the cloud to the edge - smart IntegraTion and OPtimization Technologies for highly efficient Image and VIdeo processing Systems
Veřejná podpora
Poskytovatel
Ministerstvo školství, mládeže a tělovýchovy
Program
Společná technologická iniciativa ECSEL
Veřejná soutěž
—
Hlavní účastníci
Ústav teorie informace a automatizace AV ČR, v. v. i.
Druh soutěže
M2 - Mezinárodní spolupráce
Číslo smlouvy
MSMT-22723/2018-17/13
Alternativní jazyk
Název projektu anglicky
From the cloud to the edge - smart IntegraTion and OPtimization Technologies for highly efficient Image and VIdeo processing Systems
Anotace anglicky
The objective of FitOptiVis is to develop an integral approach for smart integration of image- and video-processing pipelines for CPS covering a reference architecture, supported by low-power, high-performance, smart devices, and by methods and tools for combuned design-time and run-time multi-objective optimisation within system and environment constraints. Low latency Image processing is often crucial for autonomy, and performing the right interaction of the CPS with its environment. The most important CPS in the project have sensors and processing at distributed places. For many reasons (parts of) CPS has to operate on low energy, whereas the complete system needs results with low latency. The focus of the project is on multi-objective optimisation for performance and energy use. However, other qualities, like reliability, security etc. also play a role in the optimisation.
Vědní obory
Kategorie VaV
AP - Aplikovaný výzkum
OECD FORD - hlavní obor
10201 - Computer sciences, information science, bioinformathics (hardware development to be 2.2, social aspect to be 5.8)
OECD FORD - vedlejší obor
20201 - Electrical and electronic engineering
OECD FORD - další vedlejší obor
20204 - Robotics and automatic control
CEP - odpovídající obory <br>(dle <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">převodníku</a>)
AF - Dokumentace, knihovnictví, práce s informacemi<br>BC - Teorie a systémy řízení<br>BD - Teorie informace<br>IN - Informatika<br>JA - Elektronika a optoelektronika, elektrotechnika<br>JB - Senzory, čidla, měření a regulace<br>JD - Využití počítačů, robotika a její aplikace
Hodnocení dokončeného projektu
Hodnocení poskytovatelem
V - Vynikající výsledky projektu (s mezinárodním významem atd.)
Zhodnocení výsledků projektu
Projekt řešil zpracování video signálu ve vestavěných systémech dovolujících dynamickou rekonfiguraci SW a HW v reálném čase a akceleraci výpočtů pomocí HW akcelerátorů implementovaných v programovatelné logice obvodů Xilinx Zynq a Zynq Ultrascale+zařízení.
Termíny řešení
Zahájení řešení
1. 6. 2018
Ukončení řešení
30. 11. 2021
Poslední stav řešení
U - Ukončený projekt
Poslední uvolnění podpory
12. 2. 2021
Dodání dat do CEP
Důvěrnost údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Systémové označení dodávky dat
CEP22-MSM-8A-U
Datum dodání záznamu
28. 6. 2022
Finance
Celkové uznané náklady
8 819 tis. Kč
Výše podpory ze státního rozpočtu
5 734 tis. Kč
Ostatní veřejné zdroje financování
0 tis. Kč
Neveřejné tuz. a zahr. zdroje finan.
3 085 tis. Kč