Novel Floating FDNR, Inductor and Capacitor Simulator Using CBTA
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F11%3APU93325" target="_blank" >RIV/00216305:26220/11:PU93325 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Novel Floating FDNR, Inductor and Capacitor Simulator Using CBTA
Popis výsledku v původním jazyce
In this study novel floating frequency dependent negative resistor (FDNR), floating inductor (FI), floating capacitor and floating resistor simulator circuit employing two CBTAs and three passive components is proposed. The presented circuit can realizefloating FDNR, inductor, capacitor or resistor depending on the passive component selection. Since the passive elements are all grounded, this circuit is suitable for fully integrated circuit design. The circuit does not require any component matching conditions, and it has a good sensitivity performance with respect to tracking errors. Moreover, the proposed FDNR, inductance, capacitor and resistor simulator can be tuned electronically by changing the biasing current of the CBTA or can be controlled through the grounded resistor or capacitor. The proposed floating FDNR simulator circuit is demonstrated by using a PSPICE simulation for 0.25 um TSMC CMOS technology.
Název v anglickém jazyce
Novel Floating FDNR, Inductor and Capacitor Simulator Using CBTA
Popis výsledku anglicky
In this study novel floating frequency dependent negative resistor (FDNR), floating inductor (FI), floating capacitor and floating resistor simulator circuit employing two CBTAs and three passive components is proposed. The presented circuit can realizefloating FDNR, inductor, capacitor or resistor depending on the passive component selection. Since the passive elements are all grounded, this circuit is suitable for fully integrated circuit design. The circuit does not require any component matching conditions, and it has a good sensitivity performance with respect to tracking errors. Moreover, the proposed FDNR, inductance, capacitor and resistor simulator can be tuned electronically by changing the biasing current of the CBTA or can be controlled through the grounded resistor or capacitor. The proposed floating FDNR simulator circuit is demonstrated by using a PSPICE simulation for 0.25 um TSMC CMOS technology.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)<br>S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2011
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of 2011 34th International Conference on Telecommunications and Signal Processing (TSP)
ISBN
978-1-4577-1409-2
ISSN
—
e-ISSN
—
Počet stran výsledku
5
Strana od-do
312-316
Název nakladatele
Neuveden
Místo vydání
Neuveden
Místo konání akce
Budapest
Datum konání akce
18. 8. 2011
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
000299568700065