General floating element simulator employing VDCCs and grounded components
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F15%3APU115800" target="_blank" >RIV/00216305:26220/15:PU115800 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
General floating element simulator employing VDCCs and grounded components
Popis výsledku v původním jazyce
In this study, a new general floating element simulator circuit employing two voltage differencing current conveyors (VDCCs) and three passive components is proposed. Depending on the passive component selection the presented circuit can realize floatingfrequency dependent negative resistor (FDNR), floating inductor, floating capacitor, and floating resistor simulator circuits. The circuit does not require any component matching conditions. Moreover, the proposed FDNR, inductance, capacitor and resistor simulator can be tuned electronically by changing the biasing current of the VDCC or can be controlled through the grounded resistor(s) if voltage controlled resistor is considered. The proposed floating inductor or capacitor simulators are verified involtage-mode 3rd-order elliptic low-pass filter circuit simulated via SPICE using 90 nm, level 7 PTM CMOS technology parameters.
Název v anglickém jazyce
General floating element simulator employing VDCCs and grounded components
Popis výsledku anglicky
In this study, a new general floating element simulator circuit employing two voltage differencing current conveyors (VDCCs) and three passive components is proposed. Depending on the passive component selection the presented circuit can realize floatingfrequency dependent negative resistor (FDNR), floating inductor, floating capacitor, and floating resistor simulator circuits. The circuit does not require any component matching conditions. Moreover, the proposed FDNR, inductance, capacitor and resistor simulator can be tuned electronically by changing the biasing current of the VDCC or can be controlled through the grounded resistor(s) if voltage controlled resistor is considered. The proposed floating inductor or capacitor simulators are verified involtage-mode 3rd-order elliptic low-pass filter circuit simulated via SPICE using 90 nm, level 7 PTM CMOS technology parameters.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
—
Návaznosti
S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2015
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the 21st Conference STUDENT EEICT 2015
ISBN
978-80-214-5148-3
ISSN
—
e-ISSN
—
Počet stran výsledku
3
Strana od-do
329-331
Název nakladatele
Vysoké učení technické v Brně, Fakulta elektrotechniky a komunikačních technologií
Místo vydání
Brno
Místo konání akce
Brno
Datum konání akce
23. 4. 2015
Typ akce podle státní příslušnosti
CST - Celostátní akce
Kód UT WoS článku
—