Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

FPGA Implementation of Residue-to-Binary Converters: A Comparison between New CRT-I and MRC Converters for the Moduli Set (2n-1, 2n, 2n+1)

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F11%3APU93978" target="_blank" >RIV/00216305:26220/11:PU93978 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    FPGA Implementation of Residue-to-Binary Converters: A Comparison between New CRT-I and MRC Converters for the Moduli Set (2n-1, 2n, 2n+1)

  • Popis výsledku v původním jazyce

    This paper presents two designs of residue-to-binary converters, namely reverse converters. These designs are based on two well known algorithms for reverse conversion; Mixed-radix conversion (MRC) and the new Chinese remainder theorem 1 (new CRT-I). A comparison is done in order to highlight the differences between the two algorithms when implemented on field programmable gate array FPGA, in terms of time and area consumption. Both converters are dedicated for the moduli set (2n-1, 2n, 2n+1).

  • Název v anglickém jazyce

    FPGA Implementation of Residue-to-Binary Converters: A Comparison between New CRT-I and MRC Converters for the Moduli Set (2n-1, 2n, 2n+1)

  • Popis výsledku anglicky

    This paper presents two designs of residue-to-binary converters, namely reverse converters. These designs are based on two well known algorithms for reverse conversion; Mixed-radix conversion (MRC) and the new Chinese remainder theorem 1 (new CRT-I). A comparison is done in order to highlight the differences between the two algorithms when implemented on field programmable gate array FPGA, in terms of time and area consumption. Both converters are dedicated for the moduli set (2n-1, 2n, 2n+1).

Klasifikace

  • Druh

    J<sub>x</sub> - Nezařazeno - Článek v odborném periodiku (Jimp, Jsc a Jost)

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)

Ostatní

  • Rok uplatnění

    2011

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název periodika

    Electronics

  • ISSN

    1313-1842

  • e-ISSN

  • Svazek periodika

    5

  • Číslo periodika v rámci svazku

    1

  • Stát vydavatele periodika

    BG - Bulharská republika

  • Počet stran výsledku

    4

  • Strana od-do

    11-14

  • Kód UT WoS článku

  • EID výsledku v databázi Scopus