Kompresor a dekompresor hlaviček pro 1 Gbps Ethernet, implementace pro FPGA
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F12%3APR26174" target="_blank" >RIV/00216305:26220/12:PR26174 - isvavai.cz</a>
Výsledek na webu
<a href="http://www.urel.feec.vutbr.cz/index.php?page=software" target="_blank" >http://www.urel.feec.vutbr.cz/index.php?page=software</a>
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Kompresor a dekompresor hlaviček pro 1 Gbps Ethernet, implementace pro FPGA
Popis výsledku v původním jazyce
Kompresor a dekompresor hlaviček pro 1 Gbps Ethernet slouží k hardwarové implementaci komprese TCP/IP a UDP/IP hlaviček Ethernetového toku. Navržená komprese pracuje na úrovni linkové vrstvy. Modul kompresoru a dekompresoru je realizován tak, aby docházelo k co nejmenší latenci přenášených dat. Implementace byla testována na FPGA obvodu Altera Cyclone III (EP3C40F484C7).
Název v anglickém jazyce
1 Gbps Ethernet header compressor and decompressor, FPGA implementation
Popis výsledku anglicky
The header compressor and decompressor is designed for the hardware compression of 1 Gbps Ethernet headers like TCP/IP and UDP/IP. An implemented compression and decompression modules were designed with respect to the minimal delay of processed data, they work at link layer. The implementation was realized and tested at FPGA device Altera Cyclone III (EP3C40F484C7).
Klasifikace
Druh
R - Software
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2012
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Interní identifikační kód produktu
HW kompresor hlaviček
Technické parametry
Milan Štohanzl Ústav radioelektroniky Purkyňova 118 612 00 Brno stohanzl@phd.feec.vutbr.cz
Ekonomické parametry
SW lze využít na všech typech Ethernetových rádiových modemů, slouží k zvýšení efektivity, spolehlivosti a úspoře energie při přenosu dat.
IČO vlastníka výsledku
00216305
Název vlastníka
Ústav radioelektroniky