Embedded Control System Using FPGAs
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F12%3APU100587" target="_blank" >RIV/00216305:26220/12:PU100587 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Embedded Control System Using FPGAs
Popis výsledku v původním jazyce
This article deals with the embedded control system design using an FPGA device Xilinx Spartan-3an. This system uses a microblaze soft processor core. This article explains the components of an embedded system, FPGA vendors, and the embedded processors which we can use to assemble a system. This article also deals with the software used in embedded system; it scans all the steps of hardware portion architecture of embedded system using Xilinx Platform Studio (XPS). This paper also shows how create a bitstream using PlanAhead that is necessary with hardware for download the project to FPGA and programming the memory. This paper also explained how can export project to SDK (software development kit) for writing a file C or C++ that tests and control thepins of Board FPGA.
Název v anglickém jazyce
Embedded Control System Using FPGAs
Popis výsledku anglicky
This article deals with the embedded control system design using an FPGA device Xilinx Spartan-3an. This system uses a microblaze soft processor core. This article explains the components of an embedded system, FPGA vendors, and the embedded processors which we can use to assemble a system. This article also deals with the software used in embedded system; it scans all the steps of hardware portion architecture of embedded system using Xilinx Platform Studio (XPS). This paper also shows how create a bitstream using PlanAhead that is necessary with hardware for download the project to FPGA and programming the memory. This paper also explained how can export project to SDK (software development kit) for writing a file C or C++ that tests and control thepins of Board FPGA.
Klasifikace
Druh
O - Ostatní výsledky
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
—
Návaznosti
S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2012
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů