Symbolic Analysis of Complex Circuit Models
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F12%3APU99502" target="_blank" >RIV/00216305:26220/12:PU99502 - isvavai.cz</a>
Nalezeny alternativní kódy
RIV/60162694:G43__/12:00476636
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Symbolic Analysis of Complex Circuit Models
Popis výsledku v původním jazyce
The paper deals with the implementation details of a symbolic analysis of complex circuit models including the transistor level in the symbolic simulator SNAP. Recent advances in approximate symbolic analysis enable applying the analysis to circuits withtens of transistors. The SNAP simulator allows combining high-level behavioral models with transistor-level ones. All models are defined in a text-based library, which can be easily extended by the user. Each model in the library is represented by its matrix-stamp for the Generalized Modified Nodal Analysis. Two algorithms of approximate symbolic analysis are implemented. The first algorithm simplifies the circuit model and the second simplifies the generated formula. The paper describes the modeling style and a procedure for automated extraction of small-signal models of semiconductor devices from the output file of the PSpice simulator.
Název v anglickém jazyce
Symbolic Analysis of Complex Circuit Models
Popis výsledku anglicky
The paper deals with the implementation details of a symbolic analysis of complex circuit models including the transistor level in the symbolic simulator SNAP. Recent advances in approximate symbolic analysis enable applying the analysis to circuits withtens of transistors. The SNAP simulator allows combining high-level behavioral models with transistor-level ones. All models are defined in a text-based library, which can be easily extended by the user. Each model in the library is represented by its matrix-stamp for the Generalized Modified Nodal Analysis. Two algorithms of approximate symbolic analysis are implemented. The first algorithm simplifies the circuit model and the second simplifies the generated formula. The paper describes the modeling style and a procedure for automated extraction of small-signal models of semiconductor devices from the output file of the PSpice simulator.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2012
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proc. of 16th WSEAS International Conference on Circuits and Systems
ISBN
978-1-61804-108-1
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
85-88
Název nakladatele
WSEAS
Místo vydání
Kos, Greece
Místo konání akce
Kos
Datum konání akce
14. 7. 2012
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—