Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

An Energy-Efficient DAC Switching Algorithm Based on Charge Recycling Method for SAR ADCs

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F18%3APU129411" target="_blank" >RIV/00216305:26220/18:PU129411 - isvavai.cz</a>

  • Výsledek na webu

    <a href="http://dx.doi.org/10.1016/j.mejo.2018.10.011" target="_blank" >http://dx.doi.org/10.1016/j.mejo.2018.10.011</a>

  • DOI - Digital Object Identifier

    <a href="http://dx.doi.org/10.1016/j.mejo.2018.10.011" target="_blank" >10.1016/j.mejo.2018.10.011</a>

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    An Energy-Efficient DAC Switching Algorithm Based on Charge Recycling Method for SAR ADCs

  • Popis výsledku v původním jazyce

    This letter configures a successive approximation register (SAR) analog-to-digital converter (ADC) based on a new switching algorithm with efficient energy consumption. The proposed switching algorithm applies the same reference voltage to the bottom plates of all capacitors in each capacitor array to drain no energy through capacitors. In addition to a 100 % energy saving in the switched-capacitor digital-to-analog converter (DAC) block, configuration of an N-bit SAR ADC shows a 50 % capacitor area reduction in comparison with the conventional SAR ADC.

  • Název v anglickém jazyce

    An Energy-Efficient DAC Switching Algorithm Based on Charge Recycling Method for SAR ADCs

  • Popis výsledku anglicky

    This letter configures a successive approximation register (SAR) analog-to-digital converter (ADC) based on a new switching algorithm with efficient energy consumption. The proposed switching algorithm applies the same reference voltage to the bottom plates of all capacitors in each capacitor array to drain no energy through capacitors. In addition to a 100 % energy saving in the switched-capacitor digital-to-analog converter (DAC) block, configuration of an N-bit SAR ADC shows a 50 % capacitor area reduction in comparison with the conventional SAR ADC.

Klasifikace

  • Druh

    J<sub>imp</sub> - Článek v periodiku v databázi Web of Science

  • CEP obor

  • OECD FORD obor

    20201 - Electrical and electronic engineering

Návaznosti výsledku

  • Projekt

  • Návaznosti

    S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2018

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název periodika

    Microelectronics Journal

  • ISSN

    0026-2692

  • e-ISSN

    1879-2391

  • Svazek periodika

    82

  • Číslo periodika v rámci svazku

    , IF: 1.322

  • Stát vydavatele periodika

    GB - Spojené království Velké Británie a Severního Irska

  • Počet stran výsledku

    7

  • Strana od-do

    29-35

  • Kód UT WoS článku

    000451434500005

  • EID výsledku v databázi Scopus