Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Chua’s Table as a Tool for Constructing Dual Networks

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F19%3APU133843" target="_blank" >RIV/00216305:26220/19:PU133843 - isvavai.cz</a>

  • Výsledek na webu

    <a href="https://ieeexplore.ieee.org/document/8953176" target="_blank" >https://ieeexplore.ieee.org/document/8953176</a>

  • DOI - Digital Object Identifier

    <a href="http://dx.doi.org/10.1109/APCCAS47518.2019.8953176" target="_blank" >10.1109/APCCAS47518.2019.8953176</a>

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Chua’s Table as a Tool for Constructing Dual Networks

  • Popis výsledku v původním jazyce

    Chua’s table is presented as a tool for transforming circuits, compounded from nonlinear higher-order elements, into their dual mutations. The transformation is carried out via three assorted operations in Chua’s table, denoted as FLIP, SHIFT, and MOVE. It is shown that their combination can yield dual circuits with interesting parameters, and that the dual circuits can be used for efficient modeling or hardware emulation of the original circuits, for example the circuits containing memristors.

  • Název v anglickém jazyce

    Chua’s Table as a Tool for Constructing Dual Networks

  • Popis výsledku anglicky

    Chua’s table is presented as a tool for transforming circuits, compounded from nonlinear higher-order elements, into their dual mutations. The transformation is carried out via three assorted operations in Chua’s table, denoted as FLIP, SHIFT, and MOVE. It is shown that their combination can yield dual circuits with interesting parameters, and that the dual circuits can be used for efficient modeling or hardware emulation of the original circuits, for example the circuits containing memristors.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

  • OECD FORD obor

    20201 - Electrical and electronic engineering

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/GA18-21608S" target="_blank" >GA18-21608S: Memristory a další nekonvenční obvodové prvky</a><br>

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Ostatní

  • Rok uplatnění

    2019

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    2019 IEEE Asia Pacific Conference on Circuits and Systems (APCCAS)

  • ISBN

    978-1-7281-2939-6

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    4

  • Strana od-do

    145-148

  • Název nakladatele

    IEEE

  • Místo vydání

    Bangkok, Thajsko

  • Místo konání akce

    Bangkok, Thajsko

  • Datum konání akce

    11. 11. 2019

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku

    000530745700037