Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Algebraic Analysis of Feedback Loop Dependencies in Order of Improving RTL Digital Circuit Testability

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F03%3APU42517" target="_blank" >RIV/00216305:26230/03:PU42517 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Algebraic Analysis of Feedback Loop Dependencies in Order of Improving RTL Digital Circuit Testability

  • Popis výsledku v původním jazyce

    The existence of loops in a circuit structure causes problems in both test generation and application. When nested loops occur in the circuit, it is necessary to break the most nested one(s) to improve circuit testability significantly, with minimal design cost. The paper deals with a new method of detecting and breaking loops in the register-transfer level (RTL) digital circuit structure.

  • Název v anglickém jazyce

    Algebraic Analysis of Feedback Loop Dependencies in Order of Improving RTL Digital Circuit Testability

  • Popis výsledku anglicky

    The existence of loops in a circuit structure causes problems in both test generation and application. When nested loops occur in the circuit, it is necessary to break the most nested one(s) to improve circuit testability significantly, with minimal design cost. The paper deals with a new method of detecting and breaking loops in the register-transfer level (RTL) digital circuit structure.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    <a href="/cs/project/GA102%2F01%2F1531" target="_blank" >GA102/01/1531: Formální postupy v diagnostice číslicových obvodů - verifikace testovatelného návrhu</a><br>

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Ostatní

  • Rok uplatnění

    2003

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceedings of IEEE Workshop on Design and Diagnostic of Electronic Circuits and Systems

  • ISBN

    83-7143-557-6

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    2

  • Strana od-do

    303-304

  • Název nakladatele

    Publishing House of Poznan University of Technology

  • Místo vydání

    Poznan

  • Místo konání akce

    Poznaň, hotel Trawinski

  • Datum konání akce

    14. 4. 2003

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku