Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Analýza a zlepšení testovatelnosti číslicových obvodů na úrovni meziregistrových přenosů

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F06%3APU66986" target="_blank" >RIV/00216305:26230/06:PU66986 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Testability Analysis and Improvements of Register-Transfer Level Digital Circuits

  • Popis výsledku v původním jazyce

    The paper presents novel testability analysis method applicable to regis-ter-transfer level digital circuits.<br>It is shown if each module stored in a design library is equipped both with information related to design<br>and information related to testing, then more accurate testability results can be achieved. A mathematical model based on virtual port conception is utilized to describe the information and proposed testability analysis method.<br>In order to be effective, the method is based on the idea of searching two special digraphs developed for the purpose.<br>Experimental results gained by the method are presented<br>and compared with results of existing methods.

  • Název v anglickém jazyce

    Testability Analysis and Improvements of Register-Transfer Level Digital Circuits

  • Popis výsledku anglicky

    The paper presents novel testability analysis method applicable to regis-ter-transfer level digital circuits.<br>It is shown if each module stored in a design library is equipped both with information related to design<br>and information related to testing, then more accurate testability results can be achieved. A mathematical model based on virtual port conception is utilized to describe the information and proposed testability analysis method.<br>In order to be effective, the method is based on the idea of searching two special digraphs developed for the purpose.<br>Experimental results gained by the method are presented<br>and compared with results of existing methods.

Klasifikace

  • Druh

    J<sub>x</sub> - Nezařazeno - Článek v odborném periodiku (Jimp, Jsc a Jost)

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Ostatní

  • Rok uplatnění

    2006

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název periodika

    Computing and Informatics

  • ISSN

    1335-9150

  • e-ISSN

  • Svazek periodika

    25

  • Číslo periodika v rámci svazku

    5

  • Stát vydavatele periodika

    SK - Slovenská republika

  • Počet stran výsledku

    24

  • Strana od-do

    441-464

  • Kód UT WoS článku

  • EID výsledku v databázi Scopus