Systém pro souběžný návrh technického a programového vybavení počítačů
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F08%3APU80211" target="_blank" >RIV/00216305:26230/08:PU80211 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Systém pro souběžný návrh technického a programového vybavení počítačů
Popis výsledku v původním jazyce
Aplikačně specifické instrukční procesory tvoří jádra vestavěných systémů. Oblast souběžného návrhu hardwaru a softwaru (hardware/software co-design) se zabývá návrhem aplikačně specifických procesorů, přičemž oblast prozkoumává různé varianty řešení prokonkrétní úlohu na základě různých kriterií (cena, spotřeba a velikost čipu). Úspěch fáze prozkoumávání je ovlivněn existencí řádného modelu architektury, na základě něhož mohou být vytvořeny softwarové nástroje pro programování a simulaci architekturyspolu s implementací architektury v hardwarovém popisném jazyce. Jazyky pro popis architektury umožňují automatizovat fázi vytvoření softwarových nástrojů a fázi implementace architektury v hardwaru. Po vytvoření implementace architektury v hardwaru vyvstává otázka, zda je implementace v hardwaru ekvivalentní se softwarovými nástroji, lépe řečeno, zda je možné použít nástroje pro programování skutečného hard
Název v anglickém jazyce
System for Hardware-Software Co-Design
Popis výsledku anglicky
Application specific instruction set processors (ASIPs) create a core of embedded systems. The area of hardware/software co-design deals with the design of ASIPs whereas area explores the design space for the given task based on several criteria (price,consumption, chip size, etc.). The success of the exploration phase is influenced with an existence of a proper architecture model. Software tools for programming and simulation of the ASIP together with a hardware implementation in hardware descriptionlanguage can be generated based on the ASIP model, which is described using architecture description language. After a creation of the hardware implementation, the question of the equivalence between the implementation and software tools has to be answered - is it possible to use software tools for a programming of the real hardware and does the simulator behave according to the hardware? In this work, we introduce a system which deals with mentioned steps of the design and which tries t
Klasifikace
Druh
B - Odborná kniha
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/FT-TA3%2F128" target="_blank" >FT-TA3/128: Jazyk a vývojové prostředí pro návrh mikroprocesoru.</a><br>
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)
Ostatní
Rok uplatnění
2008
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
ISBN
978-80-214-3863-7
Počet stran knihy
156
Název nakladatele
Fakulta informačních technologií VUT v Brně
Místo vydání
Brno
Kód UT WoS knihy
—