Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Optimalizace aplikace testu číslicových systémů pro nízký příkon

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F10%3APU95976" target="_blank" >RIV/00216305:26230/10:PU95976 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    čeština

  • Název v původním jazyce

    Optimalizace aplikace testu číslicových systémů pro nízký příkon

  • Popis výsledku v původním jazyce

    V knize jsou zavedeny základní pojmy související s příkonem číslicového obvodu, analyzovány příčiny zvýšeného příkonu obvodu během aplikace testu při srovnání s běžným funkčním režimem činnosti a popsány existující metody pro redukci dynamické a statickésložky příkonu obvodu během aplikace testu. Dále je prezentována metoda založená na principu současné optimalizace pořadí aplikace testovacích vektorů a pořadí zapojení registrů do řetězce scan. Ta je primárně určena pro redukci dynamické složky příkonuu obvodů obsahujících plný řetězec scan, avšak je úspěšně použitelná i pro kombinační obvody bez řetězce scan. Metoda využívá genetický algoritmus pro prohledávání rozsáhlého stavového prostoru úlohy, přičemž pro stanovení příkonu obvodu je využívána simulace testu s využitím standardní technologické knihovny - to umožňuje získat přesnější výsledky ve srovnání s jednoduššími m

  • Název v anglickém jazyce

    Digital systems test application optimization for low power consumption

  • Popis výsledku anglicky

    At the beggining of the book, folowing information is presented and described in detail: basic terms related to power consumption of digital circuits, the analysis of sources of increased power consumption during the test application in comparison with normal functional mode of operation, overview of existing methods for reduction of dynamic and static power consumption during the test application. Afterwards, proposed method for simultaneous reordering of test vectors and scan registers is outlined, illustrated and described by algorithms. The method was primarily utilized to reduce dynamic part of power consumption of full scan based circuits, but it is applicable to combinatorial circuits too. For the exploration of the huge solution state space, the genetic algorithm was utilized. During the fitness computation, power consumption is evaluated by simulating a test application over the technological library. Proposed approach is able to achieve more precise results in comparison to s

Klasifikace

  • Druh

    B - Odborná kniha

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    Z - Vyzkumny zamer (s odkazem do CEZ)

Ostatní

  • Rok uplatnění

    2010

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • ISBN

    978-80-214-4209-2

  • Počet stran knihy

    142

  • Název nakladatele

    Fakulta informačních technologií VUT v Brně

  • Místo vydání

    Brno

  • Kód UT WoS knihy