Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Concept of Adaptive Embedded HW/SW Architecture for Dynamic Prevention from Interrupt Overloads

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F11%3APU96073" target="_blank" >RIV/00216305:26230/11:PU96073 - isvavai.cz</a>

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Concept of Adaptive Embedded HW/SW Architecture for Dynamic Prevention from Interrupt Overloads

  • Popis výsledku v původním jazyce

    In the paper, concept and early analysis of an embedded HW/SW architecture designed to prevent the SW from interrupt overloads is outlined. The architecture is composed of an FPGA (MCU) used to run the HW (SW) part of an embedded application. Comparing to previous approaches, novelty of the architecture can be seen in the fact it is able to adapt to various interrupt rates according to the actual MCU load. The adaptation is possible because the HW is both informed about the actual SW load on basis of signals send from the SW to the HW and able to buffer all interrupts incomming to the MCU when the SW is highly loaded or redirect the interrupts to the MCU as soon as the SW becomes underloaded.

  • Název v anglickém jazyce

    Concept of Adaptive Embedded HW/SW Architecture for Dynamic Prevention from Interrupt Overloads

  • Popis výsledku anglicky

    In the paper, concept and early analysis of an embedded HW/SW architecture designed to prevent the SW from interrupt overloads is outlined. The architecture is composed of an FPGA (MCU) used to run the HW (SW) part of an embedded application. Comparing to previous approaches, novelty of the architecture can be seen in the fact it is able to adapt to various interrupt rates according to the actual MCU load. The adaptation is possible because the HW is both informed about the actual SW load on basis of signals send from the SW to the HW and able to buffer all interrupts incomming to the MCU when the SW is highly loaded or redirect the interrupts to the MCU as soon as the SW becomes underloaded.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>Z - Vyzkumny zamer (s odkazem do CEZ)<br>S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2011

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceedings of the Work in Progress Session held in connection with SEAA 2011, the 37th EUROMICRO Conference on Software Engineering and Advanced Applications and DSD 2011, the 14th EUROMICRO Conference on Digital System Design

  • ISBN

    978-3-902457-30-1

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    2

  • Strana od-do

    21-22

  • Název nakladatele

    Johannes Kepler University Linz

  • Místo vydání

    Oulu

  • Místo konání akce

    Oulu

  • Datum konání akce

    31. 8. 2011

  • Typ akce podle státní příslušnosti

    WRD - Celosvětová akce

  • Kód UT WoS článku