Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

intMAN: Priority-Driven Load-Adaptive Monitoring-Based Hardware for Managing Interrupts in Embedded Event-Triggered Real-Time Systems

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F13%3APR26791" target="_blank" >RIV/00216305:26230/13:PR26791 - isvavai.cz</a>

  • Výsledek na webu

    <a href="http://www.fit.vutbr.cz/research/prod/index.php?id=303" target="_blank" >http://www.fit.vutbr.cz/research/prod/index.php?id=303</a>

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    intMAN: Priority-Driven Load-Adaptive Monitoring-Based Hardware for Managing Interrupts in Embedded Event-Triggered Real-Time Systems

  • Popis výsledku v původním jazyce

    Prototype of a hardware unit for preventing real-time systems from overloads caused by excessive interrupt rates. Novelty of the hardware can be seen in the fact it is able to adapt interrupt service rate to the RT system load and to the actual priorityassignment policy. The load is monitored on basis of special low-overhead signals produced by the system for this purpose. The hardware is designed to analyze all interrupt stimuli and decide whether they should be forwarded do the system or temporarilydeferred. The hardware is ready to buffer interrupt requests until the system is underloaded or running an activity having lower priority comparing to the interrupt. Design of the hardware was described in VHDL and synthesized into FPGA devices from theXilinx Spartan-6 family.

  • Název v anglickém jazyce

    intMAN: Priority-Driven Load-Adaptive Monitoring-Based Hardware for Managing Interrupts in Embedded Event-Triggered Real-Time Systems

  • Popis výsledku anglicky

    Prototype of a hardware unit for preventing real-time systems from overloads caused by excessive interrupt rates. Novelty of the hardware can be seen in the fact it is able to adapt interrupt service rate to the RT system load and to the actual priorityassignment policy. The load is monitored on basis of special low-overhead signals produced by the system for this purpose. The hardware is designed to analyze all interrupt stimuli and decide whether they should be forwarded do the system or temporarilydeferred. The hardware is ready to buffer interrupt requests until the system is underloaded or running an activity having lower priority comparing to the interrupt. Design of the hardware was described in VHDL and synthesized into FPGA devices from theXilinx Spartan-6 family.

Klasifikace

  • Druh

    G<sub>prot</sub> - Prototyp

  • CEP obor

    JC - Počítačový hardware a software

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>Z - Vyzkumny zamer (s odkazem do CEZ)<br>S - Specificky vyzkum na vysokych skolach

Ostatní

  • Rok uplatnění

    2013

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Interní identifikační kód produktu

    INTMAN

  • Číselná identifikace

  • Technické parametry

    Technické parametry prototypu:    - DPS - rozměr: x cm, počet vrstev:2    - rozhraní - USB, emulovaný COM port, JTAG    - osazené součástky - FPGA Spartan-6, konfigurační FLASH paměť, LDO regulátor,      LED indikátory, propojovací konektory    - napájení - 5V z USB portu nebo externího adaptéru    - omezení -      Prototyp je v současnosti (2013) k dispozici a využíván na pracovišti      autorů: Ústav počítačových systémů, Fakulta informačních technologií VUT v Brně,      Božetěchova 2, 612 66 Brno,      http://www.fit.vutbr.cz/units/UPSY/prod/index.php?id=303&notitle=1      (http://www.fit.vutbr.cz/units/UPSY/prod/index.php?id=246&amp;notitle=1)

  • Ekonomické parametry

    Jednotková cena závisí na celkovém počtu požadovaných kusů. Cenová kalkulace pro 1 kus prototypu je následující:   1. materiálové náklady na jeden kus         - 1500,- Kč   2. výrobní náklady na jeden kus         - 1000,- Kč      Prototyp vznikl v souvislosti s praktickým ověřením klíčových částí výzkumu      prováděného v letech 2011-2013 v rámci projektů Reduced Certification Costs Using      Trusted Multi-core Platforms (Artemis JU RECOMP, MŠMT 7H10013), Centrum excelence      IT4Innovations (MŠMT ED1.1.00/02.0070) a Pokročilé bezpečné, spolehlivé a adaptivní IT      (FIT-S-11-1).

  • Kategorie aplik. výsledku dle nákladů

  • IČO vlastníka výsledku

    00216305

  • Název vlastníka

    Fakulta informačních technologií

  • Stát vlastníka

    CZ - Česká republika

  • Druh možnosti využití

    A - K využití výsledku jiným subjektem je vždy nutné nabytí licence

  • Požadavek na licenční poplatek

    Z - Poskytovatel licence na výsledek nepožaduje v některých případech licenční poplatek

  • Adresa www stránky s výsledkem