Network monitoring probe based on Xilinx Zynq
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F14%3APU112037" target="_blank" >RIV/00216305:26230/14:PU112037 - isvavai.cz</a>
Výsledek na webu
<a href="http://dl.acm.org/citation.cfm?id=2661769" target="_blank" >http://dl.acm.org/citation.cfm?id=2661769</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1145/2658260.2661769" target="_blank" >10.1145/2658260.2661769</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Network monitoring probe based on Xilinx Zynq
Popis výsledku v původním jazyce
To provide reliable network and cloud services, it is necessary to perform precise monitoring and security analysis of cloud, ISP and local networks. Current SOHO (Small Office Home Office) devices have very limited resources and can not provide precise network security monitoring in local networks. Therefore we have designed small and low-power network probe which is able to analyse the network traffic at the application layer. The Xilinx Zynq enables to divide the task between hardware and software efficiently. The FPGA logic provides preprocessing (filtering) of data and the processor performs deep packet inspection to analyse application protocols. Moreover, the probe is ready to offload any time consuming operation (eg. regular expression matching) to the FPGA logic to increase processing speed.
Název v anglickém jazyce
Network monitoring probe based on Xilinx Zynq
Popis výsledku anglicky
To provide reliable network and cloud services, it is necessary to perform precise monitoring and security analysis of cloud, ISP and local networks. Current SOHO (Small Office Home Office) devices have very limited resources and can not provide precise network security monitoring in local networks. Therefore we have designed small and low-power network probe which is able to analyse the network traffic at the application layer. The Xilinx Zynq enables to divide the task between hardware and software efficiently. The FPGA logic provides preprocessing (filtering) of data and the processor performs deep packet inspection to analyse application protocols. Moreover, the probe is ready to offload any time consuming operation (eg. regular expression matching) to the FPGA logic to increase processing speed.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
10201 - Computer sciences, information science, bioinformathics (hardware development to be 2.2, social aspect to be 5.8)
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2014
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the 2012 Tenth ACM/IEEE Symposium on Architectures for Networking and Communications Systems (ANCS 2014)
ISBN
978-1-4503-2839-5
ISSN
—
e-ISSN
—
Počet stran výsledku
2
Strana od-do
237-238
Název nakladatele
Association for Computing Machinery
Místo vydání
Marina del Rey, CA, USA
Místo konání akce
Marina del Rey
Datum konání akce
20. 10. 2014
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
000371988500024